寄存器传输级相关论文
模拟矢量自动生成是提高VLSI验证质量、缩短验证周期的关键.本文设计并实现了一个RTL模拟矢量自动生成原型系统HRV,它集成了自主开......
在高层次对系统进行功耗估算和功耗优化是SOC设计的关键技术.本文首先给出SOC设计的特点和流程,然后综述目前高层次功耗估算和功耗......
位于寄存器传输级之上的交易级建模在系统功能建模和验证方面可以增快速度,也可以加速仿真的速度并允许在抽象的高层探索和确认设......
基于可满足性(SAT)的模型检验技术已逐渐成为主流的形式验证技术.在RTL,SAT问题的复杂性表现在位(bit)和字(word)数据类型并存和多......
在行为级考虑可测性的综合,已经成为测试领域研究的热点.目前已有的一些行为级可测性综合平台,由于其商业化的本质,使得用户无法在......
会议
寄存器传输级(Register Transfer Level, RTL)建模在数字电路设计、仿真、验证过程中有着广泛的应用。文章在介绍使用SystemC进行......
针对大约束长度Viterbi译码器硬件复杂,功耗大的问题,进行了RTL级的低功耗设计降低其动态功耗,使用并行ACS设计、门控时钟以及原位......
OrCAD公司的Express forWindows工具是针对印制电路(PCB)设计者开发的,这些印制电路板设计者也为这些电路板设计FPGA(现场可编程......
电子工业强劲的增长势头给电子设计业施加了更大的压力。英特尔公司P6微处理器的正式上市,更加刺激了PC市场;大规模的芯片组和更......
本文简要介绍了通信专用集成电路(ASIC)技术兴起的原因、通信ASIC的基本特点和设计方法,指出通信ASIC设计技术应成为通信系统设计人员......
本文提出在VerilogHDL硬件描述语言和Verilog-XL模拟器环境下,实现行为驱动的VLSI硬件结构设计方法,从而生成寄存器传输级的数据通道和控制通道.给出了智能机械......
本文主要讲述了现代电子设计的方法,并介绍了电子设计的一种新途径——利用FPGA和VHDL语言进行系统设计。
This article focuses ......
本文探索了在CADENCE环境下采用Verilog-HDL工具从顶到下设计ASIC的一般方法。工作着重在单元库的建立和RTL级的逻辑综合与优化技术......
本文的研究实现了从电路系统行为(含算法及功能)的VHDL描述到RTL和逻辑结构级描述的高级综合,并针对XilinxFPGA文件库映射成工艺相关的ASIC,直至生成FPGA的器件.整......
在过去10年里ASIC的逻辑门数目急剧地增加,以至设计人员无法应付其复杂性。问题已不再是单个IC是否有足够资源去容纳系统级的设计......
从高层综合的概念出发,分析了高层综合的各个任务以及彼此之间的依赖关系。对于高层综合中最重要的两个优化过程——时序调度和资源......
提出一种在高层次综合过程中考虑可测性的算子资源分配算法:在算子调度完成后,通过建立各个算子之间的操作相容图和可测性相斥图,从而......
随着半导体技术的发展 ,可编程逻辑器件 ( PLD)以及现场可编程门阵列 ( FPGA)的出现 ,电子系统设计进入了一个全新的阶段 ,可编程 ......
设计人员和设计管理人员总是有很多有关面对挑战的热门话题。针对用来开发网络芯片的工具和方法学,设计人员讨论了哪些是可取的,哪些......
文章讨论了用VerilogHDL设计的电路中的竞争情况,研究了Verilog“层次事件队列”和数字电路的仿真算法,总结了常见的竞争情况,提出......
竞争加剧必然会导致产品设计周期缩短,因此任何有助于提高工程团队生产效率的措施都是非常有价值的。
Increased competition wil......
寄存器传输级(RTL)测试产生及时延测试是当今集成电路(IC)测试技术中亟待解决的问题和研究的热点.首先从IC逻辑测试的测试产生和IC......
迅速将知识产权(IP)硬化并建立精确的实现模型,是充分实现基于IP核技术的系统芯片(SoC)开发的必要条件。IP抽象的建模不仅有助于重......
对复杂的系统级芯片进行验证要采用软硬件协同验证的方法,现有的验证手段已经达到了自身的极限,而硬件和软件只能在系统的具体环境......
几乎很少有设计师会考虑使用分级设计方法来开发复杂芯片的种种好处。从历史上看,设计师都使用一种芯片分级设计法-把芯片分成几个......
应用的需求和集成电路工艺的发展促进了复杂的片上系统(SoC)的实现,同时也要求新的设计方法以支持复杂SoC的设计。高效率的软硬件......
第 34卷 第 1期军用微电子技术发展战略思考徐世六 (1)………………基于 MEMS技术的微热电器件的研究进展陈 ,廖 波 ,孔德文......
简介当前的系统级芯片(SOC)越来越复杂,设计中包括有嵌入式软件运行在众多处理器内核上;这些内核又分别和存储器与外围设备相连接......
功耗问题正日益变成VLSI系统实现的一个限制因素。对便携式应用来说,其主要原因在于电池寿命,对固定应用则在于最高工作温度。由于......
本文以多媒体处理数字芯片W99711为例,详细描述了静态验证在W99711中的应用。
In this paper, multimedia processing chip W9971......
虽然有好的工具,但成功的时序收敛仍要依赖于方法和专心。这是一个重复发生的恶梦。一个Soc(单片系统)设计从第一天起就很顺利、每......
Cadence C-to-Silicon Compiler是一种高阶综合产品,能够让设计师在创建和复用系统级芯片IP的过程中,提高生产力。
Cadence C-to-......
针对事务级和寄存器传输级(RTL)功能验证效率低的问题,提出了采用随机测试在片上系统(SoC)事务级进行功能验证的方法,用对比评估法......
一个数字系统在使用的过程中要经历无数次的测试和诊断过程,测试和诊断要求快速,有效(故障覆盖率高).解决问题的方法是将测试变成......
存储系统的性能问题一直是冯·诺依曼体系结构中的瓶颈问题.工艺技术和设计技术的进步使得现代微处理器的性能快速提升,而主存的性......
随着计算机新技术的发展,计算机的逻辑结构越来越复杂。逻辑设计中的错误也就越来越难免。要缩短机器的调试周期,必须在机器装配......
本文讨论建立在Apollo DOMAIN系统上的一个从功能描述直接生成逻辑图的VLSI或硅编译器的逻辑设计自动化系统的构成和各组成部分的......
本文首先分析了CMOS电路功耗的来源,基于这个理论基础介绍了三种RTL(寄存器传输)级的低功耗设计方法。
This paper first analyze......
门级逻辑模拟主要用于检查逻辑图的正确性。它比寄存器传输级模拟得更细。我们以一台具体机器所用的元件为背景,设计了一个门级逻......
四、硅系统设计的CAD系统四(一)硅系统设计中CAD的主要内容如前所述,VLSI系统具有很高的复杂性.VLSI系统设计的关键是复杂性管理.......
目前,有很多的硬件描述语言.由于应用的范围不同,因而产生了不同级别的描述语盲.例如,有系统级、指令集级、寄存器传输级、门级及......