边界扫描测试相关论文
信息技术与半导体工艺的日益发展,在提高装备性能的同时也使其自身复杂性不断增加。为保证装备维修性、可靠性、可用性以及战备完......
通过对边界扫描测试技术的研究,提出了在BS芯片与非BS芯片之间判断故障的一种方案,设计并实现了能够判断出连线故障的连通测试软件......
SystemC是一种完全基于C++的建模平台,它支持系统的RTL级,行为级和系统级的建模.它由一个C++类库和仿真内核组成.SystemC有利于进......
系统级封装(SiP)是一种先进封装和系统集成技术,是未来电子产品小型化和多功能化的重要技术手段之一.由于国内SiP模块厂家设计、生......
本文讨论了传统印制板测试技术的局限性,以及边界扫描测试技术应用于印制板测试所带来的影响。
This article discusses the limi......
IEEE 1149.1边界扫描机制是一种新型的VLSI电路测试及可测试性设计方法 ,在边界扫描测试过程中 ,生成合理的测试向量集是有效应用......
今天强调的系统芯片和有关测试问题趋向于把它们安排在不断增加的混合信号设计的数字部分。尽管数字部分经常被视为SoC电路的一小......
在现代电子微组装条件下 ,常规电子测试技术已显难以为继。一种以边界扫描技术为核心的全新测试概念、理论与技术 ,正在受到各国测......
美国国家半导体公司(National Semiconductor)推出两款全新的高速模拟接口芯片,为该公司低电压差分信号传输(LVDS)芯片系列添加两......
在分析边界扫描测试技术的工作机制对测试主控系统的功能需求基础上,提出了一种基于PCI总线采用FPGA实现的低成本边界扫描测试主控......
本文介绍了一款基于65nm工艺的数字处理芯片的可测性设计,采用了边界扫描测试,存储器内建自测试和内部扫描测试技术。这些测试技术......
主要通过边界扫描的方式对一种高密度数字电路板进行测试,该方法可提高测试覆盖率和故障覆盖率,并能够自动进行故障诊断,定位故障......
该课题是对"八五"期间研制的受控器设计和测试系统进行改进,使之具有更强的实用性.论文中在研究边界扫描测试标准对体系结构中受控......
该文内容即为研究一种混合信号电路的可测试性设计方法.该论文基于两个JTAG边界扫描测试体系标准,并将数字电路JTAG体系标准IEE114......
如今的数字电子系统,大量地采用了诸如PGA、BGA、SMT、MCM等高度封装器件,使得PCB上各器件之间的连线间距越来越细密。同时,数字系统......
本文在分析国内外数字测试技术现状及发展的基础上,针对数字测试自身的新特点,提出了一种基于USB总线和虚拟仪器概念的印刷电路......
随着集成电路的发展速度仍然按照摩尔定律推进,集成电路的功能和复杂性越来越高,对高性能集成电路的测试提出了新的要求。测试和可测......
边界扫描测试技术是一种可测性设计技术,可用于实现芯片级、板级甚至系统级的电路测试和故障诊断。随着集成电路设计和制造工艺的不......
20 0 2年 9月 2 0日 ,我院的两个科研项目“边界扫描测试系统的研究与开发”、“VXI总线综合测试系统应用与研究”通过了中国电子......
'94国际ASIC会议获得重要信息──主旨演说,拓导报告和特激发言介绍虞惠华(复旦大学)在94年10月18日~21日召开的第一届国际ASIC会议上,由美国著名ASIC专家、ALTA集团......
为了解决PCB上高速数字电路采用耦合电容造成直流扫描测试无法正常进行的问题,基于IEEE1149.6的交流测试方法得到广泛的运用,它已......
这是一篇关于可与数字专用集成电路(ASIC)的设计结合在一起的边界扫描测试技术概念的综合性文章。本文包括了IEEE可测性标准1149.1......
针对电子功能模件可测性设计实际实现的具体需要,本文以支持IEEE1149.4混合电路边界扫描测试的芯片STA400作为典型元件。阐述其基......
通过对边界扫描技术的研究,介绍了一种可选址扫描端口(ASP)器件,井提出了一种利用ASP器件实现数字电路系统级边界扫描设计的可行性......
本文简要介绍了边界扫描技术的原理和结构,边界扫描技术在电路板和系统测试中的应用,以及生成边界扫描测试的软件工具.本文还介绍......
在分析传统边界扫描测试生成算法和W步、C步自适应测试生成算法的基础上,提出了一种改进自适应测试生成算法.实验表明该算法具有完......
JTAG边界扫描测试设备是产生1149.1协议信号的主控设备,而控制模块的设计是其中的关键环节,它直接影响到测试设备的设计、调试及操作性能。本文......
针对航空发动机数字电子控制器BIT的特殊性,研究电子控制器、传感器、执行机构及发动机系统的故障检测方法,规范BIT电路、检测算法......
随着电子技术的迅速发展,数字电路广泛应用于通讯、导航、计算机,仪器仪表之中,其结构的复杂度和集成度的也日益提高,传统的测试方......
在集成电路设计制造过程中,由于设计的失误、工艺的不完善或操作的不精确,芯片的合格率不可能达到100﹪.为了保证产品的质量,集成电......
通过与Agilent的合作,Asset InterTech公司扩展了其用于BSDL文件评估的在线工具。边界扫描描述语言是一种工具,可供测试工程师们用......
文章介绍了边界扫描测试的原理 ,分析了联合测试行动组JTAG控制器的逻辑状态 ,并给出了JTAG测试具体应用的VHDL原代码和逻辑仿真波......
在介绍边界扫描测试应用系统的基础上,结合工程实例研究了边界扫描测试中出现的几类故障冲突,分析了产生的原因,对如何避免、解决......
在边界扫描测试系统中,JTAG主控器是一关键部分.本文设计的PCI-1149.1边界扫描主控器利用计算机的PCI总线实现对JTAG总线的控制,不......
随着芯片集成度和印刷电路板复杂度的不断提高,边界扫描测试技术在芯片故障检测中的应用越来越广泛.该文在分析IEEE JTAG标准和并......
期刊
专用集成电路(ASIC)的测试需要设计一个专用测试集,测试过程复杂且成本高。而采用边界扫描测试技术设计ASIC,其测试过程简便快捷,不需......
边界扫描是一种正在被人们普遍接受的可测试性设计技术,在电子设备测试和故障诊断中发挥着越来越重要的作用.本文介绍了开发的边界......
高清晰度电视(HDTV)信道接收芯片(8VSB)的测试策略主要包括全速全扫描的内部测试,片载内存的自检测(BIST)以及IEEE1149.1边界扫描测试,该芯......
本文简要介绍了边界扫描测试产生的背景,原理,以及应用,最后还阐述了边界扫描在设计时需要注意的问题。......
本文介绍了边界扫描技术及其IEEE 1149.1标准.包括它的基本原理、硬件和测试策略,以期引起同行对BST这一在国内尚属发展阶段的技术......
边界扫描技术是一种新型的VLSI电路测试及可测性设计方法.但是在扫描链路的设计中如何将不同厂家、不同型号、不同工作电压的BS器......
互连测试是边界扫描技术的主要内容之一,在分析IEEE1149.1的基础上,给出一种基于嵌入式开源数据库SQLite的边界扫描测试系统中互连......
根据系统级边界扫描测试技术的需求,研制了基于VXI总线的多功能边界扫描测试控制器,具备三种操作模式:IEEE1149.1TAP模式、IEEE1149.5主......
针对模拟电压监测的技术现状,提出以支持IEEE1149.1接口标准的模拟电压监测器进行电压监测电路设计;简要介绍了模拟电压监测器的基......