门控时钟相关论文
以TSMC 40 nm工艺为基础,使用Synopsys最新布局布线工具ICCII进行时钟树综合.首先利用传统门控时钟技术来降低时钟树动态功耗,在此......
MRAM磁存储器是一种新型的、基于自旋电子器件的存储器,可以通过外加电压使磁化薄膜中磁矩发生转换,从宏观表现出高阻和低阻这两种......
随着超高清视频、网络直播、海量数据传输等多媒体带宽业务的迅猛发展以及5G业务的兴起,以太网带宽需求急剧增长。光正交频分复用(O......
近年来,随着集成电路产业工艺技术的不断推进,芯片的电路规模日益扩大,内部复杂度逐渐提高,与之带来的功耗问题成为了芯片设计人员......
当今社会随着信息化浪潮地不断推进,数字视频多媒体技术不断发展,数字电视显示设备及系统对视频图像的质量要求越来越高,视频图像......
近年来,随着集成电路行业飞速发展,半导体工艺不断进步,晶体管的工艺尺寸不断缩小,芯片的面积不断缩小,集成度不断提高,性能不断提......
示波器作为“电子工程师的眼睛”,是工程领域最常用的测量仪器之一。手持式示波器克服了传统数字示波器体积大、功耗高等缺点,在保......
本文给出了一种用于MPEG2MP@ML视频编码器单片集成的低功耗运动估值器实现,它基于一种低复杂性的改进的多分辨率望远镜搜索算法,在粗......
随着集成电路进入深亚微米时代,功耗问题已成为超大规模集成电路设计考虑的重要因素。本文以嵌入式RISC(Reduced Instruction Set Co......
随着多媒体技术的飞速发展,图像逐渐成为人们获取信息的主要来源。由于图像信息量巨大,不便于传输和存储,因此各种图像编解码技术越来......
本文从SDZX-MV01的模块划分、代码编写到功能验证给出了一个完整的设计流程.在研发过程中,笔者提出了若干新颖独特的思想并成功地......
信息社会的发展使得科学研究、工业生产、人工智能以及3D游戏等应用都对浮点运算性能提出了更高的要求。因此低延迟高吞吐的浮点数......
集成电路的飞速发展为科技领域带来了革命性的促进作用,大到航天飞机太空卫星,小到电脑手机中的处理器都离不开集成电路的支持。对于......
进入21世纪,SoC (System on Chip,片上系统)得到了快速发展,作为SoC最核心的微处理器在各个应用领域扮演了越来越重要的角色。嵌入......
学位
P.A.Semi(Santa Clara,美国加州)公司准备发布一款高性能的64位处理器,据称可以在同样性能的水平下,将功耗降低到目前产品的1/10.P......
随着SoC芯片设计复杂度的日益增加,芯片内部时钟设计也越来越复杂。基于华大九天SoC时钟设计工具ClockExplorer对SoC芯片内部模块进......
期刊
在大规模的集成电路设计中,门控时钟技术能够有效的减少功率消耗,由于信号的特点使门控时钟在设计上会出现错误,以及其他问题,为了......
随着数字集成电路(IC)设计的规模不断增加,降低功耗变得愈加重要。通过对门控时钟技术实现方法的分析,介绍了门控时钟技术降低功耗的......
文章研究了一种基于门控时钟的低功耗MCU的设计与实现,详细阐述了门控时钟的实现机制,以及为避免引入诱导噪声所采取的措施.经过Po......
随着深亚微米技术的发展,功耗已经成为现代超大规模集成电路设计中的一个主要设计约束.本文在设计多点控制协议MPCP模块中,采用插入门......
为了降低微控制器的功耗,本文设计实现了一种动态时钟管理技术。该技术包括门控时钟和多种工作模式切换。根据微控制器执行任务的......
多核DSP已成为软件无线电技术(SDR)的重要组成部分,主要负责通信系统中的基带数字信号处理。通信系统对于功耗有严格要求,使得面向软......
门控时钟技术一直以来是降低芯片动态功耗的有效方法.文章结合片上系统(SoC)的结构特性和设计特点,分析已有的各种门控时钟技术的优缺......
介绍了aDSP处理器中地址生成单元的设计。详细讨论了位倒序寻址模式、模块循环寻址模式和快速判零逻辑的设计实现,并使用门控时钟的......
提出了一种适用于H.264/AVC解码器功能完整的反变换反量化IP核的设计.设计中采用同一处理单元完成三种不同的反变换,反变换反量化......
提出了一种应用于H.264/AVC的低功耗上下文自适应变长编码(CAVLC)解码器的设计方案。对各解码块和内部寄存器分别采用模块级和寄存器......
研究了门控时钟技术在130 nm工艺、基于高阈值标准单元库下的低功耗物理实现方法。详细阐述了多级门控时钟技术的作用机制和参数的......
研究一种适用于IEEE802.16e(WiMax)正交频分复用(OFDM)模式的256点低开销FFT处理器,采用基于存储器结构和原位计算(in—place)存储方法来减......
针对传统异步FIFO功耗较高的缺点,设计一种低功耗异步FIFO存储器。通过采用对异步读写指针的前两个状态位直接比较的方法,减少格雷码......
本文设计实现了一种应用于低功耗SoC的动态时钟控制技术。该技术包括门控时钟、自适应动态频率调节和几种模式切换。并将该技术集......
分析了存在于时序电路中的冗余行为的各种抑制机理,着重阐述了冗余抑制技术中的多码设计技术原理.以对十进制计数器的4种设计,充分......
为了给操作系统提供实时的芯片热点和功耗统计信息,以便进行快速、准确的实时功耗管理,基于龙芯2号处理器核,提出一个基于门控时钟......
本文在三值D型触发器的基础上提出了一种低功耗三值门控时钟D型触发器的设计.该设计通过抑制触发器的冗余触发来降低功耗,PSPICE模......
基于运动估计的全搜索算法,人们提出了有预处理的脉动阵列硬件结构,相较于无功耗处理的原始脉动阵列减少了12.3%。在此基础上,进一......
阐述了如何运用门控时钟来进行CMOS电路的低功耗设计。分析了门控时钟的实现方式,如何借助EDA工具在设计中使用门控时钟,并且附有......
采用90nm工艺设计实现了应用于无线传感网络中的低功耗处理器.为了减小功耗,采用了以下两种方法:(1)采用门控时钟技术来降低动态功......
首先介绍"九五"期间研制的LS MPP协处理器的数据缓冲器的功能与设计,并从降低活动因子的角度提出了一种针对低功耗的改进,如果阵列......
NoC(Network-on-Chip)已经逐渐代替片上总线互连,成为片上系统的解决方案,然而迅速增长的功耗将阻碍NoC的性能与发展.从NoC的核心部......
传统的时钟树布线算法可以扩展应用于门控时钟,例如在自底向上的合并过程中采用最小化合并电容方式。然而,当前点的合并,会影响到上层......
介绍了一种80C51嵌入式微处理器内核的低功耗设计方法。根据CMOS电路的能耗机制,对已有微处理器内核进行了功耗分析。针对分析结果......
研究并设计一款RISC处理器,从架构设计、电路设计、芯片后端设计多个层次保证其高性能、低功耗的特点。在架构设计层面,通过扩展寄......
阐述了一种高性能低功耗MCU的设计.该MCU和标准8051具有相同的指令系统和功能,通过体系结构上采用哈佛结构、1时钟机器周期和指令......
相对于CCD,CMOS图像传感器具有低成本、低功耗、易集成和可高速灵活读取等优点,因此在消费数码、医学成像、工业监控、高清直播、......
文章根据低功耗设计理论和方法,分别从系统级、模块级及RTL级三个层次上考虑一款SoC芯片功耗设计。在系统级采用工作模式管理方式,在......