应用于片上系统中低功耗IP核设计的自适应门控时钟技术

来源 :计算机学报 | 被引量 : 0次 | 上传用户:adamsilei
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
门控时钟技术一直以来是降低芯片动态功耗的有效方法.文章结合片上系统(SoC)的结构特性和设计特点,分析已有的各种门控时钟技术的优缺点,指出这些缺点是SoC设计中的严重障碍,随后抽象出IP核工作模型,提出了仅用非常简单的逻辑就可以方便应用于IP核的自适应门控时钟技术.这种技术在不影响性能的前提下,可以根据IP核的应用状况自动开关时钟,不但可以降低动态功耗,还可以结合门控电源技术降低漏电功耗.对一款真实SoC中浮点IP核的改造实验表明,在不降低性能的前提下,可以平均降低62.2%的动态功耗,同时理论上平均降低
其他文献
目的调查隐匿性HBV感染(OBI)的情况。方法连续收集2016年8月至2017年3月HBsAg(-)且其他HBV标志物阳性患者血清样本1570份,同时排除单独抗HBs阳性患者。采用全自动磁珠法核酸提