全数字锁相环相关论文
针对传统数字锁相环锁相范围小、速度低、精度差等问题,提出了一种自适应快速锁定全数字锁相环(all digital phase-locked loop,ADPL......
现代船舶及海洋装备的甲板通常由较薄钢板拼焊而成,焊缝繁杂致使甲板因焊接过产生的收缩变形、失稳波浪变形等残余变形而不平整。......
由于通信技术的日益发展以及低频频段的拥挤,使得毫米波频段具有广阔的应用前景。作为通信系统中的心脏,毫米波锁相环目前已经成为......
全数字锁相环(All-digital Phase Locked Loop,ADPLL)是一种闭环反馈系统,因为其在集成度、可移植性以及低成本等几方面的优势,被广......
针对无线电能传输过程中传输功率和传输效率问题,考虑到频率失谐控制策略,通过分析全数字锁相环的结构和数学模型,改进了传统的全......
随着卫星通信和汽车雷达等技术的快速发展,毫米波通信技术对于军事和民用等多种领域具有广泛的应用前景。毫米波锁相环是毫米波通......
在现阶段中美“芯片战争”的时代背景下,对于我国的CMOS图像传感器厂商来说,当前正处于一个挑战与机遇并存的时代。锁相环(Phase Lo......
本文提出了基于dSPACE平台构建电能计量仿真系统。使用该系统能进行电能表校验、电能计量算法优化设计、误差分析比较、电能质量分......
提出了一种应用于直接序列扩频通信系统中数字相干解调载波同步的新颖的全数字锁相环设计与实现方法。全数字锁相环的鉴相器和数控......
本文以FPGA为平台介绍了一款由改进Gold序列和全数字锁相环组成的跳频器,它能将输入的跳频频率族中的呈伪随机跳变的频率信号在跳频......
介绍了应用Verilog技术设计嵌入式全数字锁相环路的方法。详细叙述了其工作原理,并采用同步状态机对其进行编程,有效地简化了编程和......
随着半导体工艺进入纳米阶段,传统的射频以及模拟电路的设计面临着巨大的挑战,模拟电路数字化已经成为一种趋势。为了利于片内的集......
本文在软件无线电技术的基础上,提出了软件应答机的概念,并对应答机数字化实现的一些相关问题如:捕获性能、信道分析、应答机精度......
第 3 1卷 总第 171~ 176期·研 究 论 文·篇 名作 者期 (页 )用遗传算法实现 CMOS时序电路最大功耗估计卢君明 ,林争辉 ......
为了提高基于LC的数控振荡器(DCO)的调频精度,提出一种失配电容对跨接数控变容管结构。该结构利用2个失配电容对对CMOS变容管的最......
·电路与系统设计·90nm CMOS全数字锁相环设计与实现谢谦,梁国辉,刘俊杰,张业,罗…………………………………………萍1(1)基于Vol......
该文提出一种应用于全数字锁相环高分辨率的时间数字转换器TDC。该TDC延时单元由两级特殊的反相器构成,其中第一个反相器只考虑上......
该文以三次群光接收机的研制为背景,研究了数字分接技术的FPGA实现技术,设计实现了完整的三次群光接收机,线路码速率达67.584Mbit/......
随着科学技术的发展,数据采集系统已成为信号与信息处理系统中不可缺少的重要组成部分,而高速数据采集技术也应用到越来越多的领域。......
随着通信技术和半导体技术的发展,信息的传递越来越便捷,现代通信使人与人之间的联系十分紧密,万物互联互通成为了“物联网”的发......
随着卫星通信和汽车雷达等技术的快速发展,毫米波通信技术对于军事和民用等多种领域具有广泛的应用前景。毫米波频率合成器是毫米......
高压变频器在当今社会中应用非常广泛,很多行业离不开变频器系统,而其最重要的参数指标一母线电压是变频器需严格控制的部分,母线......
HDMI是一种数字化的视频和音频高速传输接口,被广泛地应用于各类电子设备中。当前国内相关的HDMI控制芯片自给率较低,且随着工艺节......
锁相环电路的应用遍及通讯、控制和电子信息技术等方向,而全数字锁相环在许多方面已逐渐替代了模拟锁相环,全数字锁相环路稳定性更......
在图像传感器芯片内需要提供一个稳定的本地时钟频率综合器(Frequency Synthesizer),可以为内部的数字电路提供不同频率的低噪声时......
全数字锁相环(All-Digital Phase-Locked Loop,ADPLL)具有可移植性强、环路参数灵活、易于集成等优势,适用于时钟产生、多核处理器......
目前串行通信接口技术应用广泛,作为给接口电路提供时钟信号的模块,锁相环的性能直接影响了接口电路的整体性能。传统的接口电路中......
随着半导体工艺的不断进步,尺寸的不断缩小,数字电路所具有的成本低,易于全集成的优势越来越突出,应用前景也因而变得越加广阔。在......
6月11日、12日,我所由孔宪正、孙玉、毛恒光、吴慕龙、骆正彬、蒋君章等六位高级工程师组成答辩委员会,对通信与电子系统专业81级......
针对图像传感器中传统锁相环(PLL)存在的功耗高、抖动大,以及锁定时长等问题,提出了一种基于计数器架构的低功耗、低噪声、低抖动......
提出了一种具有极低通带宽度的二阶全数字销相环,并采用了一些非线性的改进措施,从而使其具有一个相对较宽的牵出范围,以恢复E1支路信......
高速CMOS锁相环曾庆贵锁相环(PLI-)的工作原理早在30.年代就提出来了,但是只有在各种锁相环集成电路相继上市之后,它在电子技术各个领域才得到日益......
本文给出了一种高阶全数字锁相环的级联结构形式,它通过结构简单的全数字一阶环的级联来实现高阶环路。它避免了通常的高阶锁相环......
介绍了一种全数字锁相环电路工作原理,并讨论了在同步数据通信中,利用Intel8253可编程计数/定时器设计全数字锁相环电路,实现位同......
学术论文与技术报告抖动环中的噪声············································......
本文用随机徘徊模型分析每鉴相一次后调整一步的全数字锁相坏在噪声干扰下的性能,导出评价锁相环各种性能的计算式并算出几种性能......
本文讨论在使用过零检测器提取位信息的情况下,数字锁相环的性能同输入信噪比及输入带宽的关系,给出此关系曲线供设计电路时参考,......
请下载后查看,本文暂不支持在线获取查看简介。
Please download to view, this article does not support online access to view......
由于在以往的许多数字锁相环中,是靠一个很大倍数的分频器来保证相位调整精度,因而限制了数字锁相技术在高频场合的应用。本文提出......
为解决全数字锁相环快速捕获和过滤噪声之间的矛盾,本文提出了一种应用于位同步的具有自动变阶特性的快速高精度超前/滞后全数字销......
本文提出一种数字式锁相环,与常见全数字锁相环比较,具有同步建立时间快与保持时间长的特点。本文着重讨论了建立时间与信噪比的关......
学术论文与技术报告期数页码(15)(27)(33) 一种新型数字化测距侧音产生器1 能陷理论在研究和设计低噪声石英 谐振器中的应用1直接......
本文讨论使用过零检测器的全数字锁相环在噪声干扰下每鉴相一次后其固定校正步数大于1情况下的性能。先讨论校正两步时的性能,并给......
本文讨论的全数字锁相环包括过零检测器和环路滤波器。用随机徘徊模型分析高斯噪声条件下的环路性能,环路的部分性能因滤波器而得......