SerDes相关论文
随着消费类电子设备研发水平飞速发展,人们对这类设备的速度和功耗的要求日益提高。新出现的硬件设备对接口电路的带宽以及设备之......
高速SerDes接口由于其传输速度快、可靠性高、连接简单的特点而成为未来通信总线发展的主要方向。目前国内很多CPU、FPGA和DSP等电......
随着大数据的兴起以及信息技术的快速发展,数据传输对总线带宽的要求越来越高,并行传输技术的发展受到了时序同步困难、信号偏移严......
随着5G、大数据、人工智能等技术的快速发展,自动驾驶、虚拟现实、短视频等应用已经走进了人们的生活,影响着人们的工作和生活方式......
随着集成电路技术的发展,工艺的迭代与更新越来越频繁,处理器的集成度越来越高,处理数据的能力也越来越强大。然而,由于封装技术的......
随着对通信速度要求的不断提高,SerDes由于其成本低、抗干扰强、传输速率高等优点,逐渐成为高速接口主流技术。然而信道的非理想特......
随着信息技术的不断发展,数据信息越来越庞大,人们对信息传输速率的要求也越来越高。此外,全球IC设计水平的不断提高、CMOS制造工......
随着网络通信技术和集成电路制造工艺水平的不断提高,系统间的信息交换变大。传统的并行传输接口技术传输数据时,具有抗干扰能力弱......
21世纪是信息化时代,信息的交互至关重要。近20年来移动通信技术从2G飞跃到了而今的5G,信息量从当初的MB级别增加的GB、TB级别;大......
目前,大屏幕拼接器已经广泛应用于各种场景,如展览、新闻、车站、交通及军事指挥等。本文分析了国内外大屏幕拼接器的目前状况、应......
随着对信息流量需求的不断增长,基于Xilinx的selecte io接口的serdes串行通信技术能够取代并行接口通信,以满足系统对传输宽带的要......
SerDes技术,最早期应用在以光纤为传输介质的远距离广域网通信。但是随着数据传输速率的不断增长,这种串行通信技术正不断拓展到其......
随着电子通信系统的进一步发展和数据的大量产生,人们对数据传输速率的要求也越来越高。由于并行传输不能满足日益增长的数据传输......
随着通信频率和传输距离的提高,传统通信的并行传输方式出现了数据串扰和时钟偏移等问题,严重影响着通信质量。目前,高速串行技术的Se......
波控系统是相控阵雷达天线的一个重要的子系统。相控阵天线的波束合成、捷变以及赋形功能都需要由波控系统调度控制完成。传统波控......
Lattice半导体公司正式宣布,其ORT82G5 现场可编程系统芯片(FPSC已证明能以每秒3.7Gbps的速度通过26英寸(66厘米)FR-4背板时无数据错误......
设计了一种新的用于电压控制振荡器的延迟单元,并与源级耦合差分延时单元的时钟抖动进行了比较.提出了基于低时钟抖动的锁相环环路......
对信息的渴望以及随之而来的互联网增长,导致了在网络流量特性方面发生巨大的变化。支持Web服务器的因特网主机的增长速度也很惊人......
公路交通运输业是联系各个行业的重要纽带,是推动社会经济发展的关键动力。经过近几年的快速发展,我国公路运输基础设施建设速度明......
从古至今,人们探索信息传送的脚步就从未停歇,在互联网诞生之后,通过互联网进行信息的传递和大数据的传播逐渐变为主流。但是随着......
随着半导体集成电路技术以及通信技术水平的不断提升,CPU高密度计算、密集图像信息处理、网络信息交互以及高密度数据传输都对I/O......
针对离线式弹载数据采集存储设备小型化需求,设计了一种基于FPGA的LVDS(Low-Voltage Differential Signaling)无时钟高速数据传输......
高速Serdes总线技术处于数据通信发展的前沿,其性能影响并限制PCI Express物理层的实现.本文在分析PCI Express协议的基础上,针......
随着通信技术的发展,光纤通信得到了广泛的应用。甚短距离光传输主要针对短距离光传输应用提出,通过采用并行光互连技术,使用空分复用......
在65nm工艺节点下,为了克服高速数据在信道传输过程中的衰减并在发送端消除码间干扰,本文设计了一种带有可编程预加重的6.25Gb......
在许多的CMOS电路中,50%的占空比时钟起着至关重要的作用,尤其是当今工艺的高速发展,集成电路的速度大大提升,因此保证时钟信号......
Analog Devices AD5422 16bit串行输入DAC可以设定为电压输出或电流输出.为了与DAC通信并产生一个可变输出,就需要一个数据SERDES(......
采用ALTERA Cyclone IV FPGA内部SERDES实现多路数据的复分解,舍弃了专用的复分解芯片,在降低系统硬件设计复杂度的同时缩小了PCB......
该文从挂篮荷载计算、施工流程、支座及临时固结施工、挂篮安装及试验、合拢段施工、模板制作安装、钢筋安装、混凝土的浇筑及养生......
该文从挂篮荷载计算、施工流程、支座及临时固结施工、挂篮安装及试验、合拢段施工、模板制作安装、钢筋安装、混凝土的浇筑及养生......
莱迪思半导体公司日前宣布推出下一代LatticeECP4FPGA系列,由其重新定义了低成本,低功耗的中档FPGA市场,具有6 Gbps的SERDES采用低......
该文从挂篮荷载计算、施工流程、支座及临时固结施工、挂篮安装及试验、合拢段施工、模板制作安装、钢筋安装、混凝土的浇筑及养生......
采用SMIC 40nm CMOS工艺,设计了一种工作在10Gb/s的SerDes高速串行接口发送端电路,并创新性地提出了一种系数可调的FFE结构,使电路......
引言 随着视频应用的快速发展,数据传输流量正以指数级迅猛增长,迫切需要更高的数据传输速率。因此,低成本双绞线(TP)也逐渐受到人们......
基于65nm CMOS工艺,设计了一种6.25Gb/s时钟数据恢复电路(CDR)。该CDR采用基于相位插值的双环结构和带有快速锁定算法的2阶积分环......
在某产品的PCIE信号测试中,发现其收发眼图抖动较大,眼图质量很差,通过分析定位,发现是由于示波器的CDR环路带宽设置错误导致的。本文......
为满足片上系统的柔性互连,提出一种应用于软件定义互连系统的1.0625~10.3125Gbps多协议SerDes电路结构.该电路采用统一架构实现不......
本文阐述了一种为基于SEDES拓扑结构串行通信标准的ASIC确定参考时钟的方法,根据这个方法,设计者可以设计一个最佳的外部参考时钟,......
...
迪思半导体有限公司宣布:深圳玩视科技有限公司(HDCVT)采用莱迪思FPGA器件提供的丰富高速SERDES资源和灵活的I/O接口,实现双通道3G......
当前的经济环境对于那些既要努力实现下一代带宽和功能,同时又必须保持与现有设计后端兼容的系统设计人员带来很大压力.客户已经对......
本文为了解决高速串行数据接收器专用集成电路的测试难题.提出了针对该高速工作的集成电路的测试方案.并设计了可行的测试电路.通过添......
文章针对信号频率超过GHz的高速串行信号带来的新的信号完整性问题,如:趋肤效应、介质损耗、码间串扰等进行了详细的分析;研究了这些......