时钟偏差规划相关论文
随着半导体工艺技术的进步,超大规模集成电路已经进入了纳米时代,市场对芯片高性能和低功耗的需求给ASIC物理设计带来了巨大的挑战,尤......
随着工艺技术的进步,集成电路设计已经进入了纳米时代,市场的需求促使物理设计人员努力地提升芯片性能。定制技术是高性能芯片设计的......
随着电子产品性能的不断提升,产品功耗问题也变得越来越值得关注。无线通讯和掌上电脑类电子产品都需要用有限的电池容量来维持尽......
随着移动互联网的高速发展,大型游戏、3D地图导航等应用对嵌入式处理器性能提出了更高的要求,嵌入式处理器主频是表征性能的重要指标......
针对超深亚微米集成电路SOC设计中时钟偏差优化设计的难题,提出一种基于粒子群优化(PSO)算法的有用时钟偏差规划方法.在电路中引入有......
为了减少时钟偏差规划所需的时间,提出一种准线性时间复杂度的时钟偏差规划方法.该方法以整数来描述延迟大小的时钟偏差规划算法,......
提出了在时钟偏差规划过程中减小中心误差平方值的增量式松弛量分配方法.在给定的时钟周期下,根据当前约束条件中所包含的组合电路......
静态随机存储器SRAM作为嵌入式IP应用的一类最主要的高速缓存,已经成为当前数字集成电路领域的一大研究热点。随着集成电路设计进......
半导体工业的迅速发展给集成电路的计算机辅助设计(CAD)带来了很多挑战:一方面,随着特征尺寸的不断缩小,工艺偏差的影响日益严重,使......