功耗评估相关论文
为了提升嵌入式处理器的性能,本文基于浙大数芯实验室的32位嵌入式处理器RISC32E,分析其性能和频率瓶颈,提出流水线深化的Gemini结......
随着集成电路制造工艺的进步和处理器设计水平的不断提高,众核技术已成为当前处理器体系结构发展的必然趋势。处理器的复杂度呈指数......
该文的研究背景是为面向低功耗的SoC系统设计中的体系结构优化和软件(编译器)优化提供支持.从这个角度出发,该文提出了一种包含指......
同时多线程处理器(SMT)允许同时从多个线程取指令执行,可以使线程间的线程级并行性以及线程内的指令级的并行性得到了充分的挖掘。......
功耗评估是功耗优化的基础。近年来,功耗已经成为处理器设计的重要限制因素,更凸显了功耗评估在处理器设计中的作用。单核处理器时代......
随着集成电路工艺进入纳米尺寸,芯片功耗成为一个越来越重要的设计因素。根据最新的研究[1]表明,相对专用集成电路(ApplicationSpeci......
【摘 要】随着以IP(Intellectual Property)核复用为核心的设计技术的出现,集成电路(Integrated Circuit,IC)应用设计已经进入SoC(......
摘要:随着芯片设计的复杂度和规模越来越大,现如今ASIC芯片的功耗要求也越来越高。低功耗设计作为一个重要目标,需要设计者格外重视"......
功耗是当前集成电路设计中应考虑的最重要因素之一。RTL级电路功耗评估可以在保证一定速度和精度的前提下对电路进行尽可能早的功......
将基于综合的处理器作为主要研究对象,通过参数化RTL和物理反标的方法对处理器中的基本单元块提取出功耗值并组成功耗模型库;将处......
结合龙芯1号处理器实际设计过程,介绍了处理器功耗评估的方法和功耗模型,分别对结构级、电路级功耗评估和实际芯片3种情况进行测试......
为了给操作系统提供实时的芯片热点和功耗统计信息,以便进行快速、准确的实时功耗管理,基于龙芯2号处理器核,提出一个基于门控时钟......
功耗评估是进行低功耗研究的基础.在高层评估中体系结构级的功耗评估策略主要有两种:基于活动和基于翻转的评估.文章采用了基于输......
本文针对同步数据传输体系结构(SDTA)处理单元提出了一种功耗评估方法。基于处理单元的结构抽象,结合SDTA特点,采取不同方法对各个子部......
体系结构级功耗评估能让设计者在设计前期对处理器进行架构权衡,极大地减少设计开销.论文从体系结构级、电路级和工艺级三个层次,......
为了解决飞行器设计中广泛存在的重量功耗指标约束与产品实际性能需求相冲突的问题,以某重复使用运载器伺服系统功耗指标设计作为实......
功耗评估器是研究体系结构的重要工具,目前国内外已经有一些成熟的微体系结构级功耗评估器.但都仅仅面向单一的体系结构,或支持的功能......
众核技术已成为当前处理器体系结构发展的必然趋势,如何对众核处理器设计进行有效而充分的验证,成为当今IC设计验证领域的研究热点之......
功耗是导致片上多核处理器出现故障的重要诱因,也是片上多核处理器设计的重要制约因素.如何降低多核处理器的功耗并提高处理器能量效......
随着SoC系统电路集成度越来越高,单位面积集成的门电路规模越来越大,终端设备、移动设备需求量不断递增,对芯片整体性能的要求已经......
嵌入式系统已经占据了电子系统的主导地位,其应用领域决定了它必须满足众多严格的设计约束。功耗约束就是其中最重要的一个。文中......
多核处理器已经成为当前处理器设计的主流,其并行处理能力显著提高了处理器的性能,同时,多核处理器本身的高度集成度也使其功耗显著上......
进入21世纪以来,随着半导体工艺技术的发展,微处理器芯片的发展遇到了很多机遇和挑战。其中,功耗成为处理器设计的重要限制因素。......
本文面向手持终端专用系统芯片(Garfield4)的设计,研究和开发在便携式设备上实现实时语音的压缩语音编码方案,并提出一种有效的系......
现场可编程门阵列FPGA(Field Programmable Gate Array),作为可编程器件进一步发展的产物,因其灵活性强、开发周期短、研发成本低......
本文基于一款航天低功耗专用集成电路科研设计项目,这是一个信号控制电路,由外部输入数据信息,经过解码、交验、运算等操作输出相......