论文部分内容阅读
为了提高工作效率,节省系统资源,解决I/O引脚不足问题,提出了一种基于FPGA的多路异步串行数据接入和复用的设计。该设计使用VHDL硬件描述语言,对UART接收和发送模块、时分复用模块在Xilinx ISE环境下进行设计与仿真,实现了将8路RS232信号转换为1路LVDS信号的功能,使其可以接入图像处理硬件平台进行处理。