基于分段拟合的SiC MOSFET模型优化方法

来源 :半导体技术 | 被引量 : 0次 | 上传用户:onlinemaji
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
提出了一种基于分段拟合的SiC MOSFET模型优化方法.将表征静态特性的核心单元模型优化为分段模型,以使其能同时准确表征高、低栅压下器件的静态特性.同时,在模型分段处进行线性插值以保证模型函数的连续性,基于器件漏源支路元器件参数对拟合数据进行修正以提高模型表征参数的提取准确度.此外,为提高器件的动态模型准确度,增加了栅漏结电容模型函数的分段点,并给出了分段点选择方法.将优化前后栅漏结电容模型函数和静态仿真结果与测试获得的电容曲线、转移曲线和输出曲线进行对比,曲线匹配度较高,表明提出的优化方法显著提高了动态和静态模型的准确性.最后,搭建了SiC MOSFET开关特性测试平台,通过动态开关实验验证了模型优化方法的准确性.
其他文献
由于硅通孔互连(Through Silicon Via,TSV)三维封装内部缺陷深藏于器件及封装内部,采用常规方法很难检测.然而TSV三维封装缺陷在热-电激励的情况下可表现出规则性的外在特征,因此可以通过识别这些外在特征达到对TSV三维封装内部缺陷进行检测的目的 .文章利用理论与有限元仿真相结合,对比了正常TSV与典型缺陷TSV的温度分布,发现了可供缺陷识别的显著差异.分析结果表明,在三种典型缺陷中,含缝隙TSV与正常TSV温度分布差异最小;其次为底部空洞TSV,差异最大的为填充缺失TSV.由此可知,通过
以包含碳纳米颗粒(CNP)的油墨、碳纳米管(CNT)和TiN纳米粒子为原料,采用高压静电喷涂技术在铝基底上沉积了CNT/CNP-TiN涂层.研究了静电电压、喷涂高度和喷涂量对涂层光吸收性能的影响.结果 表明,静电电压为9 kV、喷涂高度为30 mm和喷涂量为35μL时制备的CNT/CNP-TiN涂层光吸收性能最佳,在400~1400 nm波长范围内的平均吸收率高达97.1%.TiN纳米粒子、CNT和CNP搭建成蜂窝状团簇,团簇间形成的几百纳米到微米级的光学腔以及团簇内的几十到几百纳米的光学腔可捕获不同波段
文章对柱面微透镜阵列纳米压印中用到的精密模具的制作过程开展了仿真分析和实验研究.超精密切削技术是制作精密压印模具的有效手段之一.基于Johnson-Cook本构模型,采用有限元分析方法模拟了超精密切削过程中切削参数与切削力之间的关系,获得了优选的切削参数.实验结果表明,采用优选后的切削参数进行柱面微透镜阵列模具切削能够获得良好的切削效果.切削后模具的面形精度RMS值达到19 nm,表面粗糙度Sq达到4 nm.
基于第一性原理,应用Materials Studio软件对2H-MoS2的能带结构、态密度、光学特性等进行了模拟研究.结果 表明:MoS2是间接带隙半导体,禁带宽度约为1.1275 eV;材料在紫外至可见光波段具有一定吸收,吸收系数随波长增加而减小,拉曼光谱在375和400 cm-1分别出现了E2g1和A1g两个振动模式.在39.5°,33.5°等位置处出现了(103),(101)等晶面的衍射峰.采用磁控溅射的方法,在石英衬底上制备了不同厚度的MoS2薄膜,发现该薄膜具有(101)择优取向,在375和40
利用热管具有高效的导热能力,而半导体制冷具有无噪音、环保、制冷迅速等独特的优点,提出了一种基于热管散热的半导体热电冷水机结构.基于有限时间热力学理论,考虑包括汤姆逊效应在内的各种内部效应,建立了详细的计算模型.分析了关键运行参数和设计参数对装置最优电流和最优性能的影响,并给出了协调最大制冷率和最大制冷系数的最优参数区间.优化结果表明:当温差为20 K、电流为2.5A时,最大制冷率和最大制冷系数分别可达29.49W和1.47,相比于优化前,分别提升了55.3%和47.0%.
光刻投影物镜中透物镜的面形精度是影响光学系统成像质量的关键因素之一,而支撑变形是影响面形精度的一个非常重要的因素.为提高大口径透镜的光学检测复现性,设计了一种整体式柔性支撑结构,分析了重力作用下弹片数量和各尺寸参数等对透镜面形精度及复现精度的影响.分析结果表明:增加弹片数量、减小支撑距离透镜中心的距离及增大弹片厚度可使透镜的变形减小;可以通过缩短弹片长度、增加弹片厚度及弹片数量来提高复现精度.根据各影响因素与复现性的关系分析得到的优化参数下的复现精度为0.21 nm rms,能够满足深紫外光刻投影物镜中透
提出了一种采用高性能负压电荷泵的有源矩阵有机发光二极管(AMOLED)驱动DC-DC转换器.正输出电压(VOP)由升压转换器(BOOST)和线性稳压器(LDO)级联产生,BOOST中使用前馈方法改善线性瞬态响应,LDO保证了芯片在全负载电流范围内输出电压的纹波.负输出电压(VON)由一种新颖负压电荷泵电路产生,电荷泵仅由MOSFET构成以提高效率.提出了一种新型的转换负压的电平转换电路,降低了开关管导通电阻并提高了负压效率.采用突发(BURST)控制模式提高了轻载效率.芯片采用0.18 μm BCD工艺,
硅外延片的参数受衬底以及外延层两方面影响,研究了衬底背面SiO2层边缘去除宽度(简称去边宽度)对高阻厚层硅外延片参数的影响.对比0、0.3和0.5 mm三种去边宽度硅外延片的参数发现,去边宽度对外延层厚度不均匀性没有影响,对外延层电阻率不均匀性影响巨大,外延层电阻率不均匀性与衬底去边宽度呈正比.衬底去边宽度也会影响外延片的外观、表面颗粒以及滑移线.进一步研究了去边宽度对后续制备MOS管在晶圆片内击穿电压分布的影响,发现去边宽度越宽,晶圆片内MOS管击穿电压差越大.综合考虑外延片及其制备器件参数,选择0.3
基于GaN HEMT工艺研制了一款8~12.5 GHz宽带6 bit数字移相器.通过采用优化的宽带拓扑和集总元件,以及在片上集成GaN并行驱动器,提高了移相精度,缩小了芯片的尺寸,减少了控制端数量.测试结果表明,在8~12.5 GHz频带内,全部64个移相状态下,插入损耗小于11 dB,输入回波损耗小于-14 dB,输出回波损耗小于-16 dB,移相均方根误差小于1.8°,幅度变化均方根误差小于0.5 dB.在8 GHz频率下,1 dB压缩点输入功率高达33 dBm.芯片尺寸为5.05 mm×2.00 m
基于Sentaurus TCAD软件,研制了一款6.5 kV SiC光控晶闸管.通过优化雪崩击穿模型,对多层外延材料的规格及渐变终端技术进行研究,有效抑制了芯片表面峰值电场,实现了6.5 kV的耐压设计;此外结合实际应用需求,对器件的开通特性进行了仿真模拟.在4英寸(1英寸=2.54 cm)SiC工艺平台制备了6.5 kV SiC光控晶闸管,并对器件性能进行了测试.测试结果显示,芯片击穿电压超过6.5 kV,在4 kV电源电压以及365 nm波长紫外光触发的条件下,器件导通延迟约为200 ns,脉冲峰值电