论文部分内容阅读
基于标准n阱0.6μm CMOS工艺条件,设计了一种用于高阶∑ΔADC的基准源结构。该电路在传统带隙基准电路的基础上,采用三个纵向晶体管串联的形式减小运放输入失调电压对基准电压的影响同时采用高增益运放来降低基准电流的失配。另外设计了启动电路以确保基准电路能正常工作。仿真结果表明此电路电源抑制比为73 dB,温度系数为9.6×10^-6/℃。经过对系统的分析与验证,该电路完全满足高阶∑ΔADC对其性能的要求。