论文部分内容阅读
提出一种在FPGA中以CIC抽取滤波器及CIC补偿滤波器实现的抽取滤波结构.该结构以时间换空间的设计思想实现,最大可能的减少了硬核乘法器数量.同时结合FPGA资源分布特点,提出了以嵌入式RAM单元为核心的实现方法,极大减少了逻辑单元消耗,优化了资源分配,以最合理的资源消耗,实现了很高的滤波性能.