论文部分内容阅读
本文介绍了一种以Altera CycloneFPGA对相位差数据进行采集的低频率数字相位仪的设计方法,按照设计要求,从理论上分析了相位仪的精度并进行设计,将FPGA数据采集电路设计成五个模块,并使用QuartusⅡ对vHDL语言编写的程序进行了仿真。这种设计方法充分利用了FPGA器件的特性得到较为简单的硬件电路,简化了软件编程。