论文部分内容阅读
随着手机功能的丰富强大,对存储器需求变的更高。对于容量越做越大的DDR来说,数据传输的速度,准确性已经越来越重要,因此如果数据的传输有一个同步的CLK,那么数据传输的准确性就大大提高了。而本文研究的延迟锁相环(DLL)主要应用于与DDR对应的Controller端,用Reference CLK产生一个比较精确地延时,对DDR发出的数据进行延时读取和对发给DDR的CLK进行延时,提高数据读取的准确性,因此需用DLL产生不受环境和工艺条件影响的精确延迟。本设计对DLL技术进行了一定的调查研究,分析了DLL技术的原理和优缺点,在吸收现有DLL技术成果的基础上,专门设计了一个工作在1.8V,0.18um工艺的模拟DLL.本文主要完成以下工作:1.对当今手机进行调查研究,估计发展趋势,确认DDR应用的可能性,并对DDR CLK数据的存取工作原理进行研究,确认DLL对DDR工作的必要性。2.分析DLL的工作原理,从整体架构上推导出DLL系统传输函数,分析系统的稳定性,确定设计的要求。3.根据CMOS工艺特点和要求,按照DLL的结构,设计各功能模块具体电路形式,如鉴相器,电荷泵,滤波器还有延迟线的设计,并进行仿真。4.整合各个功能模块进行整体的仿真,优化设计线路,达到预期的鉴相锁定,稳定延迟25%的效果。