SRAM存储阵列的内建自测试电路设计与实现

来源 :苏州大学 | 被引量 : 3次 | 上传用户:ALF123456
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着大规模集成电路的快速发展,电路设计规模不断增加,芯片设计周期越来越长。为了提高设计效率,一些标准的电路模块被设计成IP(IP,Intellectual Property)核。通过IP核复用技术快速搭建SOC(SOC,System On Chip)电路,来降低芯片设计难度和缩短设计周期。嵌入式存储器IP作为数据存储和交换的模块,虽然其具有高速、高密度等优点,但由此也产生故障率较高的隐患,限制了 SOC的进一步发展。目前,嵌入式存储器IP设计方法主要有两种:全定制型设计和存储器编译器(Compiler)生成。两种存储器IP测试方法类似,但也存在局部差异。全定制设计只需要对具体存储器进行测试,而编译器生成的方法则常需要使用编译器对不同类型的存储器进行抽样测试。本文基于28nm的SRAM(SRAM,Static Radom Access Memory)Compiler产生存储器阵列,通过对该阵列的测试,实现对存储器编译器的评估。存储器内建自测试(MBIST,Memory Built In Self Test)技术具有高故障覆盖率、低设备依赖性及低测试复杂度等优点,成为存储器测试的主流技术。本文以MBIST测试技术为核心,建立了一套既包含存储故障检测又兼顾时序参数测量的存储阵列测试电路。文中首先介绍了存储器测试的研究背景和发展现状,并对存储器测试常见的故障类型和测试算法进行了总结;其次结合SRAM Compiler的结构特征,使用混合测试算法设计出一套存储阵列专用型MBIST功能测试电路;随后在功能测试电路的基础上,以存储单元数据读取时间(Tcq)为例,设计出一种新型存储器时序测试电路;最后将MBIST电路进行综合、物理实现和流片,验证内建自测试电路的功能。并对传统测试数据分析方法进行改进。MBIST测试电路基于UMC 28nm的CMOS工艺设计,主要用于对SRAM存储阵列进行故障检测。经过测试验证,MBIST测试电路能够正常实现对存储阵列的测试功能。与传统内建自测试电路相比,在测试速度保持不变及芯片面积仅增加1.31‰的情况下,BIST电路既能实现存储阵列的功能测试,又能进行存储器存储单元读取时间的测量。
其他文献
澳大利亚属沿海周边地势,以丘陵为主,地表起伏不大,土壤质地为沙土、沙棕壤土或灰黑黏土,该地区是重要的粮食、林果生产基地。澳大利亚政府高度重视生态环境建设有其深刻的历史原
日益繁杂的现代社会、不断加大的工作生活压力,都严重影响着领导干部的心理健康。心理长期处于不健康状态,会导致领导干部身心失调,进而影响领导干部正常的社会认知、人际关
随着现代医学模式的转变,人们对护理服务的需求和服务质量的要求越来越高。为了提高护理服务质量,济南军区青岛第一疗养院第一疗养区二科建立了责任制护理小组,每位责任护士
基于几何抽象艺术对现代陶艺创作的影响,本文主要对圆形、方形、三角形在现代陶艺创作中的造型和形式法则等问题进行研究。首先,本文综述了研究的背景和意义,进而对本文研究的圆形、方形、三角形等几何形态的概念内涵进行了界定,并以康定斯基《论艺术的精神》和极简主义的理论作为论文展开的理论基础。其次,根据圆形、方形、三角形与现代陶艺创作之间的关联,进而系统阐述了圆形、方形、三角形对现代陶艺创作观念所产生的影响。
近年来,我国的教育发展进入到重视学生身心健康、促进学生个性化发展的新阶段。基于数字化游戏的学习(Digital Game-based learning,DGBL)是一种新兴教育形式,它将严肃的学习过程与计算机互动娱乐相结合,采用寓教于乐的思想,使得学习过程不再枯燥,促使孩子们更有兴趣、更有动力地投入到课程学习中。其交互方式主要有PC端交互、移动设备端交互和VR设备端交互。但现有的DGBL存在着三个
连铸结晶器是连铸生产中的关键设备,连铸结晶器能否按照给定振动波形上下振动对提高铸坯表面质量起着重要的作用。结晶器在周期性振动规律下不断地做重复运动,针对具有重复运
<正>【裁判要旨】转让方未取得出让土地使用权证书与受让方订立合同转让土地使用权,因起诉前转让方已经取得出让土地使用权证书或者经有批准权的人民政府同意转让的,应当认定
一、激励系统化管理的现实需要:企业激励管理存在的现实问题在市场化的过程中,随着外资企业进入和与世界企业管理接轨,我国企业越来越注重加强人力资源管理与开发.加强企业激励管
新一轮的地理课程改革和最新颁布的地理课程标准都非常重视培养学生的核心素养,地理核心素养包括综合思维、人地协调观、区域认知和地理实践力。其中区域认知是指以某个区域