论文部分内容阅读
随着SOC技术的迅猛发展,由电池供电的便携式电子产品得到了广泛应用,如智能手机、运动手环、ipad、部分汽车电子等。近年来半导体工艺已进入深亚微米甚至纳米阶段,工艺尺寸不断缩小,但是由于电池技术的缓慢发展以及芯片散热技术的不完善等导致功耗成为SOC急需要解决的重要问题。而静态随机存储器SRAM是SOC的重要组成部分,且其占芯片总面积的比例越来越大[1]。而芯片功耗大小直接影响到电池的使用寿命,因此,研究SRAM低功耗技术具有很强的现实意义。本文首先分析了SRAM的功耗来源以及降低SRAM功耗的常用方法,SRAM的功耗来源主要包括三部分:动态功耗、静态功耗、短路功耗,功耗与电源电压有着直接的关系,动态功耗与电源电压成二次方关系,静态功耗和短路功耗与电源电压成一次方关系,因此降低电源电压能够给SRAM带来大幅度的功耗降低。由于传统的6管存储单元在电源电压降低时会出现可靠性变差、写能力不足、甚至读写错误的缺陷,本文设计了新型10管存储单元,独特的电路结构决定了它可以工作在低电源电压下。为了说明存储单元的性能优越,本文对它在不同PVT下的各个参数进行了仿真分析,参数包括:静态噪声容限SNM、写裕度WM、读电流Read Current、漏电流Leakage、最大字线数Max WL。本文根据10管存储单元的特点,设计了相应的外围电路,包括时序控制电路、灵敏放大器电路、二级译码电路、Tracking电路等,并在SMIC 40nm工艺下搭建了一个1024x16的16Kb SRAM。通过对SRAM的写入读出仿真,验证了其功能的正确性,之后我们不断降低SRAM的电源电压,并调整相应时钟频率,仿真分析出本文设计的SRAM最低工作电压为0.5V,此时的时钟频率为500KHz,在TT工艺角、温度25℃条件下,读功耗约为0.371uW、写功耗为0.334uW、静态功耗为0.115uW,实现了电源电压的大幅降低,从而使SRAM功耗得到显著减小,达到了低功耗SRAM的设计目标。