带SPI接口的超高速宽调谐范围频率合成器设计

来源 :东南大学 | 被引量 : 0次 | 上传用户:wongbo
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
时钟在电子系统中扮演的角色十分重要,在通信系统、电子测量、仪器仪表等领域,时钟的好坏直接影响整个系统的性能。当今,软件无线电技术的广泛应用和跳频通信技术的不断发展使得对于宽调谐范围频率合成器的需求越来越大。今后的发展趋势有可能朝着用单片宽带VCO实现宽调谐范围频率合成器的方向迈进。由于环形VCO比LC-VCO的调谐范围要大,并且占用芯片面积更小,同时,噪声性能可以通过参数的不断优化达到时钟信号的要求,所以基于环形VCO的宽调谐范围频率合成器出现得越来越多。   本文在分析研究国内外频率合成器发展动态的基础上,设计了一个适应超高频率工作环境、调谐范围宽的频率合成器。它能够实现调谐范围2.8GHz~5.6GHz,频点间隔80MHz的频率输出,加以缓冲级电路,可以输出方波或近似方波。电路在设计过程中采用了全定制和半定制相结合的方法,其中,可编程分频器中的可编程计数器部分采用了半定制ASIC设计流程进行设计,而PLL系统的其他部分采用全定制流程设计。从混合仿真结果看,系统工作性能良好。   本次设计采用TSPC结构实现了一个无死区,鉴相范围为[-1.8π,1.8π]的线性PFD。采用了一个电流匹配范围宽,电流失配小的结构实现了一个充放电电流为300μA的CP,后仿真结果显示充放电电流在输出电压0.5V~1V范围内偏差不超过4μA,即1.4%;电流失配不超过3.2μA,即1.1%。采用三级环形结构,设计了一个后仿真调谐范围大于3GHz,输出5.6GHz信号时后仿相位噪声约为-95dBc/Hz@1MHz的VCO。用混合设计方法实现了一个分频比为35~70的可编程分频器,并用全定制设计了一个工作频率高于6.25GHz的前置8分频器。环路滤波器部分采用二阶结构,并用片外元件实现。前仿真结果显示环路在30μs左右锁定,锁定后VCO压控信号线上的电压变化幅度为0.0731mV。   针对可编程分频器部分控制端口较多的问题,本文在分析一些串行接口协议的基础上选择并设计了一个SPI串行接口电路,它每次操作可实现48位数据的写入或者32位数据的读出。这部分电路采用半定制流程进行设计,前后仿真结果显示电路工作性能良好。本设计将其中写操作字的8位用于控制可编程分频器的模值控制端,实现了频率合成器的焊盘数量的最小化以及对频率合成器的良好读写控制。在文章的最后给出了芯片总体版图和测试方案。   本次设计采用中芯国际SMIC0.18μm CMOS工艺实现。
其他文献
现有文献对商业银行的全要素生产率进行了大量研究,但未同时考虑中间产品和结转产品对整个经营过程的影响,得到的测算结果存在一定的偏差.本文使用“21世纪海上丝绸之路”沿
2000年,香港中文大学的Ahlswede博士等基于网络信息流的概念提出了网络编码的思想。网络编码是指在计算机网络的中间节点上对接收到的信息进行一定形式的编码处理,然后再传输出
外来植物的入侵已在世界范围内造成严重危害,它不仅导致生物多样性的减少和丧失,而且威胁着全球的生态环境和经济发展。控制外来植物的蔓延,首先要探明黑龙江省外来入侵植物的分
学位
随着电子技术的发展,集成电路的兴起,电子设备的种类越来越多,对电源的要求更加灵活多样。电子设备的小型化和低成本化使电源向轻、薄、小、高效、低成本、低噪声方向发展,开关电
随着科学技术的发展,以及宇航、军事工业和国际市场竞争的需要,对产品的可靠性的要求日益提高。功率VDMOS器件作为新一代高压大电流功率器件兼有双极晶体管和普通MOS器件的优点
多项式混沌拓展(polynomial chaos expansion,PCE)模型现已发展为全局灵敏度分析的强大工具,却很少作为替代模型用于可靠性分析.针对该模型缺乏误差项从而很难构造主动学习函
MOS场效应管自上世纪60年代被研制成功后,因其具有集成度高、功耗低的优点,且截止频率不断提高,现在已被广泛应用于单片射频集成电路中。其小信号噪声等效电路模型表征了器件的
作为第三代移动通信系统标准的TD-SCDMA以其TDD特有的优势,吸引了国内外越来越多设备商和运营商的关注。而TD-SCDMA终端无线资源管理(RRM,Radio ResourcesManagement)一致性测
在大脑皮层发育过程中,神经元迁移是非常重要的步骤,对于皮层的形态发生和神经环路的形成起着至关重要的作用。许多研究表明神经元的迁移受到细胞骨架蛋白的调控。微管是一种重