物理编码子层相关论文
单物理层用户数据交换平台体系结构(SUPA)是由四川省网络通信技术重点实验室提出的、基于“面向以太网的物理帧时槽交换”(EPFTS)......
高速串行计算机扩展总线标准(Peripheral Component Interconnect Express,PCIe)作为第三代高速串行IO总线,与过往的总线相比,能以......
近年来,互联网流量飞速增长,现有核心网骨干路由器100G的传输容量几乎已经耗尽。为了满足不断增长的带宽需求,运营商必须不断扩展......
当今时代信息技术的快速发展带来的是宽带需求的不断提升,大数据、视频、电信化应用等业务的出现或普及使得传统通信管道面临日益......
随着集成电路集成度的提高,芯片功能验证的难度也越来越大。在芯片开发过程中,如何提高验证效率、保证验证完备性是目前芯片验证亟......
RISC-V作为新一代开源精简指令集,具有功耗低、面积小和性能高的优点,因此基于RISC-V架构的技术和产品发展迅速.然而,目前基于RISC......
随着现代微处理器和嵌入式片上系统的发展,传统系统总线的性能已不再能满足需求。RapidIO协议是目前世界上唯一的嵌入式系统互联国......
由于物理编码子层(PCS)处于EPON系统物理层的最高层,它的功能实现对于上层而言起着重要的作用。详细介绍了PCS层的功能,并根据功能......
以太网是基于数据帧传输的计算机局域网。随着以太网技术的不断发展,以太网技术的应用由最初的局域网(Local Area Network, LAN)已......
本文设计了基于IEEE802.3ba标准的100G以太网(100GE)物理编码子层接收电路.其主要模块包括码块同步、对齐标志锁定、通道对齐......
以前,超过3Gbps的高速嵌入式SERDES串行I/O只有在相对昂贵的高端FPGA中才具备.将此功能集成到一种低成本的FPGA结构中,将使这一较......
莱迪思半导体公司日前宣布推出下一代LatticeECP4FPGA系列,由其重新定义了低成本,低功耗的中档FPGA市场,具有6 Gbps的SERDES采用低......
以前,超过3Gbps的高速嵌入式SERDES串行I/O只有在相对昂贵的高端FPGA中才具备。将此功能集成到一种低成本的FPGA结构中,将使这一较高......
LatticeECP2M FPGA系列基于创新的LatticeECP2低成本结构,采用90nm CMOS工艺设计,提供了4~16个信道的3.125Gb/s SERDES和一个工程预制的......
设计了一种应用于PCIExpress2.0协议的物理编码子层,可以与物理媒介连接子层共同构成独立的物理层芯片。本文从面积与功耗方面对8b10......
研究了IEEE802.3z为竿兆位以太网PCS物理子层定义的8B10B编译码方法,总结了8B10B PCS实现中的技术问题。......
近年来随着通信技术的迅猛发展,日益提升的处理器主频对嵌入式系统总线的频率和位宽提出了更为苛刻的要求。Rapid IO是目前唯一的......
埃派克森微电子(Apexone Microelectronic)目前宣布与Cytech骏龙科技有限公司签订合约,以增强其在中国的业务拓展。Cytech的埃派克森......
研究符合IEEE802.3ae标准的万兆以太网10GBASE-X和10GBASE-R物理层技术,采用商用FPGA实现了万兆以太网16比特接口(XSBI)和10GE连接......
目前EPON的物理层(其中包含物理编码子层)在上行方向尚无ASIC芯片可以直接使用.该文提出了EPON物理编码子层在上行方向的设计思想,......
为了满足服务器的处理器日益增长的性能需求,需要将多路处理器进行直连,形成共享多路服务器,实现芯片间的主存和三级Cache的共享,......
在以多媒体、互动等为主要特征的宽带业务高带宽、综合化等新需求的驱动下,以及宽带网络光纤化的趋势下,PON技术已成为目前全球各......
随着计算机应用领域的不断扩大以及集成电路设计制造技术的飞速发展,诸如云计算、3D显示、万兆以太网等新兴业务不断涌现,都需要以......
计算机平台的高速发展要求I/O总线技术升级,I/O带宽的需求则驱动着传统的并行总线向高速串行总线过渡。PCI Express作为高速串行总......
在下一代无源光网络的发展中,10G-EPON和WDM-PON具有代表性。10G-EPON在1G-EPON基础上进行升级,标准已经制定。WDM-PON则被认为是......
介绍了IEEE 802.3ae标准中万兆以太网物理层及媒质接入控制子层的相关协议。以10GBASE-R应用物理环境为例,阐述了万兆以太网接口各......
提出了一种优化而可行的系统结构,并以硬件实现了千兆以太网物理编码子层.该系统主要电路模块包括:递归式系统卷积码和网格编码器,......
为满足千兆位以太网1000Base-T在5类线上传输1Gbps数据的要求,介绍了千兆以太网收发器物理编码子层的编码算法,并给出了ASIC实现方......
介绍了1000 BASE-T物理编码子层(PCS)采用的4D-PAM5编码算法,分析编码算法中的一些关键性技术.提出解码流程,并给出了解码中字同步......
本文介绍了IEEE802.3ae标准中万兆以太网物理层应用参考模型及电平接口,分析了万兆以太网物理层10GBASE-X、10GBASE-R和10GBASE-W中......