搜索筛选:
搜索耗时3.6630秒,为你在为你在102,285,761篇论文里面共找到 37 篇相符的论文内容
类      型:
[学位论文] 作者:孟建熠,, 来源: 年份:2009
随着嵌入式应用日新月异,高性能低功耗的嵌入式处理器是未来嵌入式系统的重要需求。超标量技术通过单周期多指令并行发射、执行和退休,有效提升处理器性能,已成为当前高端嵌...
[期刊论文] 作者:段凌霄,孟建熠, 来源:机电工程 年份:2014
针对家用照明LED驱动器的国际标准规范以及目前市场上小功率照明设备普遍无功率因数校正的缺陷,对LED驱动器的功率因数校正功能、高精度恒流控制方式以及采样误差的补偿进行...
[期刊论文] 作者:段凌霄,孟建熠,李晓明,, 来源:计算机应用研究 年份:2015
针对超标量处理器中指令长时间占用重排序缓存引起指令退休缓慢的问题,提出了一种基于投机执行的两级退休机制。该方案根据指令有无异常和预测错误风险将指令分为有风险指令...
[期刊论文] 作者:李晓明,杨军,孟建熠,, 来源:计算机工程与应用 年份:2015
针对超标量处理器中长延时的指令长时占用重排序缓存的顶端引起流水线退休缓慢的问题,提出了一种将无异常风险的指令快速退休并将运算结果乱序回写的高效退休机制。该方案将...
[期刊论文] 作者:鄢传钦,孟建熠, 来源:传感器与微系统 年份:2012
针对超标量深流水线中物理寄存器资源冲突造成的流水线阻塞问题,提出了一种多指令共享同一物理寄存器资源的非阻塞指令发射方法。该方法可在物理寄存器资源冲突下继续分配物...
[期刊论文] 作者:段凌霄,孟建熠,严晓浪,, 来源:计算机应用与软件 年份:2015
针对嵌入式CPU运行加解密算法时产生的功耗边道效应问题,提出了一种基于随机延时的抗DPA攻击的嵌入式处理器架构。该架构在处理器前级流水级中插入随机的等待延时,在时间轴上对每一次程序运行的功耗轨迹进行干扰,从而达到抗DPA攻击目的。实验表明,该架构具有良......
[期刊论文] 作者:陈琳娜,孟建熠,林志涛, 来源:传感器与微系统 年份:2018
在现有的通用验证方法学(UVM)验证平台中,验证组件与被测器件(DUT)紧耦合,导致验证组件的可重用性较差,且UVM transaction的定义使用了Field-Automation机制,调用路径过长,增加了...
[期刊论文] 作者:梁静,陈志坚,孟建熠,, 来源:计算机应用研究 年份:2012
为了减少高速缓存访问功耗,提出了一种针对循环的基于历史访问路径的指令高速缓存访问预测方法。该方法以循环作为高速缓存访问路预测行为开启的先决条件,通过指令高速缓存的历史访问路径训练预测器。当循环体再次进入时选择对应的访问路径预测器,获取目标指令......
[期刊论文] 作者:陈嘉玲,王洁,徐焕章,孟建熠, 来源:微电子学与计算机 年份:2018
为解决物联网中安全SOC芯片资源和性能的平衡问题,提出了一种软硬件协同工作的可资源复用的轻量级AES(Advanced Encryption Standard)算法实现方式.该设计采用同步FIFO作为软硬...
[期刊论文] 作者:孟建熠,黄凯,严晓浪,葛海通, 来源:浙江大学学报:工学版 年份:2009
针对处理器仿真模型在SoC功能验证中效率低下的问题,提出了一种基于时间域和空间域仿真冗余压缩的处理器快速仿真模型.基于时间域的仿真冗余压缩方法通过监测总线工作状态,消除......
[期刊论文] 作者:高金加,孟建熠,陈志坚,, 来源:计算机应用研究 年份:2012
分支目标缓存(BTB)是高端嵌入式CPU的主要耗能部件之一。针对BTB访问中引入的冗余功耗问题,提出了一种循环体访问过滤机制消除循环体指令流中顺序指令对BTB的无效访问。进一步提出了一种分支跟踪方法补偿循环过滤机制对循环体中非循环类分支指令的错误过滤造成......
[期刊论文] 作者:冷冰,严晓浪,孟建熠,葛海通, 来源:传感器与微系统 年份:2012
现代嵌入式处理器中指令高速缓存的功耗十分显著,对此提出一种基于路访问轨迹的组相联指令高速缓存的低功耗策略,利用改进的指令高速缓存和转移目标缓存建立和维护运行时指令...
[期刊论文] 作者:沙子岩,孟建熠,严晓浪,葛海通,, 来源:计算机应用研究 年份:2010
通过对程序调用过程中分支预测空间特性的分析,发现传统神经网络算法在不同函数调用相同子函数时容易出现别名效应,进而提出了一种基于子函数权重索引离散的神经网络分支预测器。该预测器通过调用信息堆栈记录函数调用中的父函数的路径信息,并用该信息离散子函......
[期刊论文] 作者:刘磊,严晓浪,孟建熠,葛海通,, 来源:计算机应用研究 年份:2010
提出了一种基于四叉树结构的高速乘法器自动综合优化算法以提升乘法器运算速度。首先对延时较大的高位积采用四叉树递归直接构建,取代传统部分积进位链,缩短关键路径时延,进而进行分支折合和合并,相邻乘法结果共享部分四叉树,降低硬件开销。算法同时支持不同面......
[期刊论文] 作者:杨婷,郝子轶,李春强,孟建熠,, 来源:计算机应用研究 年份:2014
旁路转换缓冲器(TLB)是内存管理单元中加速虚拟页号到物理页号转换过程的核心部件。基于程序连续页面分配访问的局部性特征,提出一种基于连续页面归并回收的TLB地址映射框架。在基于两路组相联结构的Main TLB基础上,设计一个用于合并回收页面的RTLB,当Main TLB......
[期刊论文] 作者:陈晨, 陈志坚, 孟建熠, 严晓浪,, 来源:电子与信息学报 年份:2013
针对动态分支预测错误率在时间上分布不均匀且高错误率比较集中的特点,该文提出一种可动态变换预测极性的分支预测方法。该方法对未经极性变换的原始动态分支预测错误率进行自......
[期刊论文] 作者:刘畅, 陈志坚, 孟建熠, 谭年熊,, 来源:计算机辅助设计与图形学学报 年份:2014
为了扩展动态二进制翻译产生的本地翻译块,消除因分支目标重复产生的冗余本地代码和返回代码,降低代码缓存的内存占用,提出一种基于控制流识别的代码缓存压缩策略.通过分析投...
[期刊论文] 作者:赵朝君,陈晨,陈志坚,孟建熠,, 来源:计算机辅助设计与图形学学报 年份:2015
通过研究处理器动态分支预测器中预测效率与分支历史长度的关系,针对程序中各分支指令存在不同最优历史长度的规律,提出一种搜索各分支指令最佳历史长度的分支预测方法.该方...
[期刊论文] 作者:李战辉,刘畅,孟建熠,严晓浪,, 来源:计算机研究与发展 年份:2015
针对动态翻译时指令和数据高速缓存访问负荷大幅增加且增幅不均衡导致翻译器性能下降的问题,提出基于指令高速缓存与数据高速缓存访问负荷动态均衡的软硬件协同翻译方法.该方...
[期刊论文] 作者:刘坤杰,孟建熠,严晓浪,葛海通, 来源:电路与系统学报 年份:2009
本文提出了一种基于“组拼合”技术的嵌入式片上高速缓存(Cache)在线可配置结构。在线可配置Cache可以针对不同的应用,配置Cache的组关联等参数,从而在保持应用性能基本不变的前......
相关搜索: