论文部分内容阅读
在通信新技术和新设备的研究过程中,需要进行大量通信试验,而在实际环境中开展试验需要耗费大量的时间和经费,因此利用信道模拟器代替实际信道在实验室范围内开展相关试验是一种较好的解决办法。设计了一种数字基带信道模拟器,能够实现延时、误码以及纠错编解码功能。阐述了FPGA内延时处理、高斯误码、通用误码、"RS+交织的纠错编解码"的实现,以及E1接口电路的设计。该信道模拟器适合于无线信道以及卫星通信信道的模拟,具有较高实用价值。