论文部分内容阅读
为提高处理器核仿真模型的效率,提出处理器IP仿真模型由内核行为模型和总线功能模型(BFM)两部分构成,是SOC设计验证的关键部分.本文基于SimpleScalar架构对龙芯1号处理器进行虚拟处理器模型VPM行为建模,IPC平均误差为2.3%,%,速度达到每秒1M1000000条指令/秒;.提出基于可控随机事件机制实现的的总线功能模型,BFM可以,为片上系统(SoC)设计提供了激励主动生成方案和片上互连验证功能.实验结果证明,该方法对处理器IP仿真建模具有普适意义,能够被无缝融入SoC流程中.