一种高速并行FFT处理器的VLSI结构设计

来源 :电子技术应用 | 被引量 : 0次 | 上传用户:ahehehehehe
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
在OFDM系统的实现中,高速FFT处理换(FFT)算法特点的基础上,研究了一种高性能FFT处理器的硬件结构.此结构能同时从四个并行存储器中读取蝶形运算所需的4个操作数,极大地提高了处理速度.此结构控制单元简单,便于模块化设计.经硬件验证,达到设计要求.在系统时钟为100MHz时,1024点18位复数FFT的计算时间为13μs.
其他文献
在介绍LONWORKS现场总线技术特点的基础上,设计实现了一种基于LONWORKS现场总线的水轮机组状态监测系统。该系统对运行中水轮机组的各种参数进行在线监测,为综合评估机组的状态
基于软件无线电扩频通信中的载波频偏及收发两端信源速率不匹配进行了研究,并提出了实现扩频同步的解决算法.
本文总结了高中学生在物理学习上常见的思维缺陷和错误思维的方式,通过分析探讨其原因,点明了正确的思维方式和学习方法。
提出了一种基于NiosII嵌入式软核处理器的便携式二维条码识别系统的实现方法。该系统在Altera的CycloneFPGA上实现,使用集成在QuartusII中的SoPCBuilder开发组件配置生成片上系统;同时采用NiosII的定制指令提高系统性能,使得硬件执行运算速度快的优点和NiosIICPU的特点相得益彰。系统以数字水印的方式实现了基于二维条码的信息隐藏,以进行防伪和知识产权保护。
介绍一种在PIC单片机与触摸屏之间采用Modbus协议实现异步串行通信的方法.简单介绍了Modbus通信协议,给出了硬件电路连接图、程序流程图以及用PIC单片机C语言编写的部分通信