论文部分内容阅读
对于在数字信号处理,以专用DSP芯片设计有限长单位冲激响应(FIR)滤波器速度较慢的情况,提出一种基于分布式算法(DA)和现场可编程门阵列(FPGA)实现滤波器的优秀办法.并以一个16阶FIR滤波器在ACTEL公司的ProASIC3A3P250芯片上实现为例说明了设计过程,实验结论表明:电路工作正常,数据实现满足设计要求。