论文部分内容阅读
DPLL芯片ZL30109可接受两路参考时钟输入,可自动同步到2kHz、8kHz、1.544MHZ、2.048MHZ、8.192MHZ、16.384MHz或19.44MHz频率的时钟上,能输出2kHz~19.44MHz的多种时钟。抖动性能优于0.5ns,可满足Stratum 4/4E要求,提供0.15×10^-6的保持性能,