32位低功耗高速乘法器设计

来源 :微处理机 | 被引量 : 4次 | 上传用户:zgb99
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
采用Verilog HDL硬件描述语言,设计了一个高性能、低功耗的32位定点乘法器。该乘法器通过对基4布斯算法、4∶2压缩器算法及最终加法器的优化设计,进一步提高了乘法的运算速度。另外,在设计中加入了操作数隔离、门控时钟等低功耗设计技术,从而大幅度减少了电路功耗。采用SMIC 0.18μm CMOS工艺,使用Synopsys的Design Compiler工具对电路进行逻辑综合。结果显示,最坏情况下的时间延迟为3.9ns,系统时钟频率可达256MHz,功耗小于37m W。
其他文献
回 回 产卜爹仇贱回——回 日E回。”。回祖 一回“。回干 肉果幻中 N_。NH lP7-ewwe--一”$ MN。W;- __._——————》 砧叫]们羽 制作:陈恬’#陈川个美食 Back to yield
2017年5月底,财政部会同国家五部门联合发布了《关于坚决制止地方以政府购买服务名义违法违规融资的通知》(财预[2017]87号),未及两月,国务院法制办《基础设施和公共服务领域政
为了将聚甲基丙烯酸甲酯(PMMA)上的图案等比例的转移到硅基材料上,对基于感应耦合等离子体技术(Inductively Coupled Plasma,ICP)的Si和PMMA的刻蚀速率进行了研究。结合英国
目的:观察针刺治疗纤维肌痛综合征的疗效。方法:治疗组28例采用辨证归经针刺的方法治疗,并设28例为对照组采用口服药物治疗,疗效判定采用国际公认可信度高的MPQ问卷,1疗程后两组进
对于逻辑芯片的嵌入存储器来说,嵌入式SRAM是最常用的一种编译器,其典型的应用包括片上缓冲器、高速缓冲存储器、寄存器堆等。对于小于2Mb存储器的应用,嵌入式SRAM可以有更好的
随着社会的发展,社会更倾向于选择思维灵活的人才,思维的灵活性需要早点开始培养,所以我国从小学开始就很重视计算能力的培养。但是目前小学数学计算能力的教学还是存在很多
呼吸是歌唱发声的重要基础,是歌唱艺术表现的基本技能。呼吸对于歌唱中的发声以及传达歌曲情感等方面都具有重要意义。因此,必须高度重视歌唱中的呼吸技巧,掌握科学的呼吸训
针对SRAM型FPGA可编程互连资源可测性设计,采用图论中的Ford-Fulkerson算法开展双长线可测性建模与实现技术研究,研究如何实现可测性结构。在此研究基础上对双长线模型进行扩
阐述PBL及其理论基础,分析该模式的基本环节,并通过一个实际案例展现其教学过程,提出PBL在教学实施过程中应注意的问题,希望对信息技术的实际教学提供一定的帮助。