论文部分内容阅读
结合高速、实时快速傅里叶变换(FFT)的实际需求,在分析了基4、按频率抽取(DIF)FFT算法的基础上,采用多级串行的同步流水线结构,利用现场可编程门阵列(FPGA)完成1024点、16位复数点、块浮点FFT。整个设计划分成多个功能模块,全部采用VerilogHDL描述,并在VirtexⅡ器件上实现。结果表明,利用FPGA实现复杂的数字信号处理(DSP)算法是完全可行的。