数字频率合成器的设计与实现

来源 :科技信息 | 被引量 : 0次 | 上传用户:water15
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本设计利用FPGA芯片实现直接频率合成器(简称DDS)系统电路的核心部分,采用VHDL硬件描述语言完成对DDS核心电路中各个模块的设计,并设计了与DDS系统相对应的外围硬件电路。这样设计的合成器能够利用8MHz的参考时钟信号合成出频率在O~500KHz的正弦波和余弦波。由于FPGA芯片具有现场可编程的特性,所设计的DDS能够根据不同的要求进行灵活改进,同时具有高集成度、运算速度快、低功耗的特点。
其他文献
高职院校青年教师专业化发展是高等教育发展的内在要求,是教育现代化的发展趋势。青年教师的专业化发展是一个动态过程,它贯穿于教师个人职业生涯,并受国家教育政策、学校管
近年来我国建筑施工行业的竞争日趋激烈,施工企业不得不采取"节支增收"的措施来应对这种变化,成本控制逐渐成为企业管理工作的重点。在激烈的市场竞争中,施工企业的利润空间在
本文给出了解模糊线性方程组的SSOR—CG方法,并通过数值例子说明了算法的有效性。
目前我国在工程建设施工中推行招标制度。通过竞争选择施工队伍,以FIDIC合同条款规定业主、承包商、监理工程师三者的责任、权力和效益,对降低工程造价、保证工程质量、缩短