ST串行闪存总线频率提高到50MHz

来源 :电子设计应用 | 被引量 : 0次 | 上传用户:bbandd
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
其他文献
近期,欧姆龙(Omron)公司宣布将于2004年11月4日至9日在上海国际工业博览会期间举办以“实现人机完美默契”为主题的“欧姆龙传感与控制技术综合展”(OTF)。
本文提出了一种实时模糊控制算法,并应用到基于CAN总线的运动控制系统中,且给出了系统的整体结构和现场控制单元的设计方案.实验结果表明,该控制系统具有实时性强、响应速度
本文采用计算机ISA、PCI总线和打印机接口设计加密电路.利用CPLD设计电路,具有加密性能好的特点.通过串行EEPROMAT93C46设计一个并行加密电路,密码存储在电路器件中.ISA总线
期刊
在制造电信线路卡时,必须保证它们符合各种标准,必须使每一线卡的接收器经受抖动和低功率信号的考验,其发送器必须能够提供足够的功率以最小的抖动实现跨长距离传送,同时还必
本文探讨了在以太网环境下嵌入式开发环境的构建方法,以ARM+μClinux嵌入式开发系统为例,详细地研究了FTP和NFS方式在嵌入式开发中的使用.
由于高性能FPGA具有高功耗的缺点,因此长期以来,被一些对功耗敏感和不易散热的应用拒之门外。这迫使许多设计者不得不选择昂贵的ASIC设计、带有内存的小容量CPLD+配套存贮器,或
本文提出了一种利用边沿触发鉴相缩短锁相环捕获时间的方案,并详细介绍了该方案基于FPGA的实现方法.通过对所设计的锁相环进行计算机仿真和硬件测试,表明该方案确实可以提高
本文通过采用ProfiBus和ControlNet现场总线以太网技术,有效地解决了基础自动化系统(L1)内部以及它与过程和管理控制系统(L2)之间的三电(电气、仪表、计算机)无缝集成问题.