论文部分内容阅读
分析了0.13μm CMOS工艺下适合于IEEE802.3ab标准1000Base—T千兆以太网收发器的联合解码均衡器结构。通过分析适用于1000Base—T的超前计算技术,对超前计算结构进行了优化,降低了现有联合解码均衡器在0.13μm工艺下的硬件复杂度。通过物理设计确定了优化的联合解码均衡器的算法与结构。优化后,14抽头MA4在0.13μm工艺下门数减少了8.7k,约9%,14抽头并行判决反馈解码器门数减少了9.5k,约6%。