论文部分内容阅读
近十余年来,正交频分复用(Orthogonal Frequency Division Multiplexing,OFDM)技术在军事和民用通信领域的应用愈发广泛。在宽带无线通信中,如何削弱恶意干扰对传输性能造成的不利影响,是需要研究的重要问题。本文针对OFDM接收机,研究了几种典型时频域干扰的检测与抑制技术及其FPGA实现。论文的绪论部分介绍了研究背景和意义,概述了研究内容和结构安排。第二章首先给出了干扰与信道模型,然后介绍了本文研究面向的OFDM链路结构,简要说明了链路的收发机处理流程,并给出了波形帧结构和链路的相关参数。第三章研究了干扰的检测与抑制处理技术,分为频域的单音与部分带干扰,以及时域高斯脉冲干扰两个部分。在频域干扰检测与抑制方面,描述了前向连续均值剔除(Forward Consecutive Mean Excision,FCME)和连续均值剔除(Consecutive Mean Excision,CME)干扰检测算法,以及置零、限幅和缩放干扰抑制算法。首先,针对时频域转换带来的干扰频谱泄漏问题,提出使用99%功率带宽确定理想干扰位置的方法,用于指导算法性能分析。接下来,针对干扰抑制,研究不同处理算法对样本分布和OFDM链路性能的影响,用于指导检测方案的设计。针对干扰检测中样本波动严重的问题,采用基于滑动平均的预处理方法实现快速平滑数据。针对不同的干扰场景,仿真分析了基于滑动平均预处理的FCME和CME检测算法的漏检概率以及干扰检测结果的均方根误差(Root Mean Square Error,RMSE),验证了合适的平滑处理可以显著降低漏检概率。根据OFDM链路传输性能的仿真,结果表明:研究的处理算法可以提高链路抗单音和部分带干扰的能力。在时域高斯脉冲干扰检测与抑制方面,首先研究了干扰的样本分布特点,确定了检测前平滑处理的优势,仿真了直接检测干扰的漏检概率性能。然后,针对时域干扰检测样点较多、实现复杂度高的问题,提出了分段结合段内平均的检测方法。研究了分段出现漏检的原因,仿真验证了适当的分段处理在降低复杂度的同时,可以达到和不分段处理时基本一致的检测性能。仿真分析了分段处理后,不同干扰抑制算法对样本分布和链路性能的影响。根据OFDM链路传输性能的仿真,结果表明:研究的处理算法可提高时域高斯脉冲干扰环境下链路传输的可靠性。第四章研究了干扰检测与抑制处理的FPGA实现。首先介绍了检测预处理的实现结构,针对滑动平均,给出了一种“先延时做差,再累加”的并行处理方式,可以减少缓存消耗。然后,详细描述了FCME和CME算法的实现结构。针对FCME中的排序处理,给出了32叉树堆排序的实现结构,详细说明了初始建堆和重建堆的处理流程和控制逻辑,实现稳定的512个数据的排序功能。针对FCME迭代计算判决门限的处理,通过拆解算法步骤和调整处理顺序,实现了并行处理,降低了处理时延和缓存消耗。接下来,给出了缩放抑制的实现结构和处理流程。最后,给出了硬件资源的消耗分析,通过对比MATLAB仿真结果,对Verilog HDL实现的算法功能进行验证;简要介绍OFDM链路硬件测试平台,测试并分析平台传输性能。最后一章,给出了本文总结与后续工作方向。