论文部分内容阅读
由于双界面卡兼容了非接触式智能卡和接触式智能卡的优点,双界面卡成为近年来智能卡的主要发展方向。随着双界面卡性能的不断提高和完善以及市场应用的需要,双界面卡必将在智能卡市场占有一席之地。而EEPROM作为双界面卡的断电存储装置,其在芯片中的作用不言而喻。本文在原有双界面卡EEPROM控制器电路的基础上,按照总线时钟和EEPROM读写信号产生时钟的频率关系,提出了一种按照时钟频率关系设计读写控制电路的设计方法,使EEPROM的最大读取速度提高到7.5M。电路主要分为EEPROM读操作控制电路,编程操作控制电路,数据自校验控制电路,PUMPCLOCK产生电路。读控制电路按照AHB总线以及EEPROM的时序要求提供读操作所需的信号,对EEPROM进行读操作,按照AHB总线时序要求返回数据;编程控制电路按照EEPROM的时序要求提供编程操作所需的信号,对EEPROM进行编程操作;数据自校验控制电路是一种硬件数据校验电路,可以节省WAFER测试时间,节省成本;PUMP CLOCK产生电路为EEPROM提供编程高压的电荷泵产生时钟。此芯片采用SMIC0.18um CMOS工艺,流片后测试数字模块功能及性能均达到设计要求。