论文部分内容阅读
在各种飞行器的研制、定型过程中,为了对其飞行过程中的参数进行实时采集和存储,提出了基于PLD器件的数据记录器。在调研目前国际国内数据记录器发展现状的基础上,结合工程实际需求,开展了数据记录器的研究和设计工作。现代数据记录器的电路设计属于高速数字设计范畴,文中对电路设计中的噪声产生机理进行了详细的理论分析和研究,提出了多项可行性的降噪措施,同时结合数据记录器在数据传输过程中高速数据缓冲的要求,着重分析了利用FPGA内部资源的FIFO设计技术,并对数据缓冲过程中FIFO的无差错控制进行了研究。针对遥测系统测试台对通信总线的可靠性要求高、数据传输速率快、实时性要求高等特点,设计了基于LVDS的环网总线,同时对多链路环网总线的设计进行了深入探索。本文结合任务书要求,在深入研究FLASH结构和参数的基础上,通过引入并行技术和流水线技术,实现了FLASH的高效“区”地址管理方式,同时研究并设计了FLASH的“轮循”编程算法,为数据记录器中数据的高速存储提供了重要保证。本文的研究,为研制应用于实际工程的各类型基于FLASH的数据记录器提供了重要参考。