论文部分内容阅读
本文以弹载雷达数字信号处理系统设计与开发为主要研究内容,根据信号处理器的设计思路与开发流程,分别对数字信号处理系统设计及FPGA开发、弹载雷达综合测试系统介绍及回波仿真以及利用弹载雷达综合测试系统完成信号处理器的测试验证进行了详细介绍。首先,详细介绍了数字信号处理系统的硬件设计及FPGA开发。该信号处理器硬件平台以“小型化、低功耗、高可靠性、标准化”为主要设计方向,平台设计方案选用业界主流的FPGA+DSP架构,其中FPGA芯片选用XILINX公司的Virtex-6系列芯片,DSP芯片选用TI公司的TMS320C6678芯片。本文硬件开发工作主要围绕FPGA展开,FPGA作为主控芯片,主要控制完成AD采样,对采样结果进行数据预处理,主要包括数字下变频和脉冲压缩,以及将预处理后的结果通过高速串行通信接口SRIO乒乓传输给两片DSP芯片进行后续成像处理。其次,详细介绍了弹载雷达综合测试系统以及基于该系统的回波仿真。一般情况下,信号处理器的实际性能往往需要外场实验验证,这种方法费时费力,而且容易受到天气等外在条件的影响,此外全实物的导引头系统外设较多,造价较高,用于信号处理算法的测试验证会带来额外的开销,因此,弹载雷达综合测试系统在实验室测试验证阶段的应用尤为重要。弹载雷达综合测试系统可以模拟雷达前端输出回波信号给信号处理板完成信号处理算法,进而验证信号处理算法性能以及信号处理系统是否工作正常。本文对弹载雷达综合测试系统的主要功能、具体系统软件以及系统通信接口进行了详细描述,给出了基于弹载雷达综合测试系统的回波仿真流程,同时进行了回波仿真测试。最后根据现有实验条件,制定了完备的系统测试验证方案,利用弹载雷达综合测试系统完成FPGA预处理算法以及整个系统的测试验证。首先在弹载雷达综合测试系统中完成仿真回波数据的转换以及回放参数的设置,由弹载雷达综合测试系统输出模拟雷达回波信号以及帧同步和脉冲同步信号,为使测试验证准确可靠,测试中将整个系统划分为前端和后端分阶段进行验证,前端测试为整个系统的阶段性测试,主要验证预处理算法的正确性,后端测试为系统的总体测试,主要验证成像系统是否能够正常工作,其中后端测试在前端测试的基础上完成DSP成像处理算法,并将成像处理结果传输给上位机软件,在软件界面完成实时成像,进而完成整个成像系统功能的测试验证。