论文部分内容阅读
从上世纪70年代发明可编程逻辑器件(PLD)以来,其就以非常块的速度发展着。由于可通过不同的配置来更改PLD所实现的功能,这种全新的数字设计方式为芯片的实现带来了极大的灵活性,大大的缩短了从设计到成品的时间周期,使得PLD从刚问世就具有旺盛的生命力。现场可编程阵列(FPGA)和复杂可编程逻辑器件(CPLD)是PLD的两个典型代表也是最主要的器件。随着工艺,设计手段和集成度的不断提高,以及功耗和成本的不断降低,可编程逻辑器件将会在通信、数据处理、网络、工业控制、军事和航空航天众多领域得到运用。电压转换电路广泛运用于给芯片提供稳定的合乎要求的电压。对于CPLD而言,其内核电压和外围I/O电路所需的电压通常不相同。对内核的数字电路采用较低的电源电压可以降低系统功耗。论文中设计的电压调整电路用来将外部电路板所提供的2.5V或是3.3V的电源电压转换为内核逻辑所需要的1.8V数字电压。此电压调整电路采用数字和模拟的方式共同控制输出电压,并使得输出电压的纹波和驱动能力达到系统要求。本文首先介绍电压调整电路的整体结构和工作原理,其次根据指标要求设计各个单元模块。着重讲述其中基准源,线性电压调整器,比较器的分析与设计。在完成原理分析和电路设计的基础上,使用spectre对每个单元模块和最终整体电路进行仿真分析。考虑到流片时的偏差,在仿真时加入工艺角分析,使得电路的指标在每个工艺角条件下得到满足,这对于流片成功是很有必要的。从整体仿真结果可以得出电压调整电路工作在2.2V到3.6V之间,提供1.8V的输出电压,而且其驱动负载电流最大达到1A,最大纹波大小为130mV。由于其用来为数字电路提供电源电压,所以其对纹波的要求比较小而对负载电流的瞬态驱动能力要求比较高。根据最终的仿真结果可以得出此设计满足CPLD系统的要求,因此设计是成功的。