适用于FPAA的数字逻辑框架设计分析

来源 :第十五届全国半导体集成电路、硅材料学术会议 | 被引量 : 0次 | 上传用户:lifubao
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
  FPAA(现场可编程放大器阵列)是一种可以对其进行内存配置的可编程集成电路器件。根据输入配置数据的不同可以实现多种复杂的模拟功能,具有很高的灵活性。其数字电路部分含有大规模存储器,并能实现复杂的时序逻辑控制。本文选择一种FPAA器件对其中的存储器、上电时序控制电路和配置时序控制电路的结构框架进行分析,展示其中新颖的设计思路和电路结构。
其他文献
瞄准单片功率集成电路对BCD工艺的特殊需求,开展了BCD工艺兼容技术研究,解决了其关键技术问题,初步建立了 BCD工艺,制作出NPN管的BVCEO达到25V,β为50;VDMOS的BVDS达到35V,阈值电压为3V;PMOS的BVDS到14V,阈值电压为-0.8V;NMOS的BVDS达到15V,阈值电压为1.2v。
详述了深槽/浅槽隔离技术在双极SiGe集成电路中的实现,取了良好的隔离效果,完全符合实际应用。采用该技术,制作了符合实用要求的低噪声放大器。
辐射场效应管(RADFET)γ剂量探测器现在己经广泛应用到宇航、核电站和核医疗等部门的γ辐射剂量测量。RADFET γ剂量探测器是选用10Ω·cm左右、(100)晶面的n型硅单晶片,用改进的MOS场效应管加工工艺和特殊要求的氧化技术制作的一种特殊的P沟道增强型MOSFET。辐射灵敏度、一致性、稳定性以及温度响应是半导体探测器的重要指标。本文主要阐述了介绍了RADFETγ探测器的一些工艺对性能的影响
基于传统电流型压控振荡器,设计了一种全差分电流型结构,不仅提高了振荡频率,而且优化了噪声特性。设计采用HEJIAN0.18μm双阱CMOS工艺,利用Hspice进行仿真,仿真结果表明,振荡频率与传统结构相比有500MHz的提高,噪声特性方面有明显改进,低频时电源抑制比达到63dB,调谐范围达到2.7GHz。
VCO是频率源的关键部件,FMCW雷达的距离分辨率正比于VCO电调线性度。本文给出了VCO电调线性度的三种定义,对采用电抗补偿方法对VCO电调特性的影响进行了理论分析,为采用电抗补偿方法提供了理论依据。最后,采用ADS软件对电路进行仿真,仿真结果验证了所提理论的正确性,为以后设计高线性的VCO提供了理论依据。
介绍了一种新型分离自偏置TTL与CMOS接口电路。该电路具有高速、低功耗的优点,且其逻辑阈值电压对于工艺和电源电压的变化均不敏感,因而非常适宜应用于受电源噪声影响较大的SOI静态随机存取存储器电路中。
提出了容控数字频率抖动技术,对容控和流控数字频率抖动技术进行理论分析,建立了流控和容控频率抖动的调制系数解析模型。分析结果表明:容控数字频率抖动技术中调制电容、调制位数和时钟分频数越大,高次谐波抑制越好;容控数字频率抖动技术的芯片面积小于流控数字频率抖动技术芯片面积的10%,且容控调制不需流控数字频率抖动技术所必需的静态维持电流。
对几种现有数字鉴频鉴相器(PFD)的性能缺陷进行了分析,提出了一种新型的单边鉴频的鉴频鉴相器,并通过了基于Hejian0.18umCMOS工艺的HSPICE模拟仿真验证。仿真结果表明,在1.8V电源电压和1GHz参考时钟的条件下,新的PFD结构不仅将死区减小到土10ps,而且工作频率可达到4.8GHz,适用于对速度和抖动性能有很高要求的锁相电路。
基于境外0.5 um标准CMOS工艺,设计了一种跨导电容有源滤波器。该电路采用rajl—to-rail输出结构,截止频率能在一定范围内实现程控调节,有较高的精度和准确度。使用Candence Spectre进行仿真,结果表明,电路在常温时,能通过软件程控实现76K~470K之间的26种不同截止频率,目前,该方案已经应用到FPAA(可编程放大器阵列)的设计中。
设计了一种输出电压纹波采样的新型稳流开关电源。建立输出电压纹波与负载和输入电压的理论模型,给出电压纹波采样系统的实施方案,并通过MATLAB的simulink工具箱仿真,验证了该系统的可行性。