搜索筛选:
搜索耗时1.9262秒,为你在为你在102,285,761篇论文里面共找到 5 篇相符的论文内容
类      型:
[期刊论文] 作者:李骏,张福洪,李义慧,, 来源:电子器件 年份:2007
高速ADC、DAC对时钟质量的要求越来越高.对此介绍了一种基于时钟同步器与抖动清除器CDCM7005的低抖动时钟设计.并分析了时钟抖动对信噪比的影响及抖动的计算,介绍了在WCDMA数...
[会议论文] 作者:李义慧,冯军,王远卓,王志功, 来源:全国第十三次光纤通信暨第十四届集成光学学术会议 年份:2007
介绍了采用JAZZ0.18um CMOS工艺设计的应用于光纤传输系统SDH STM-64级别的时钟恢复及1:4数据分接电路。时钟恢复电路采用电荷泵锁相环结构,包括半速率时钟鉴相器、电荷泵、二阶低通滤波器及压控振荡器,分接部分则由分频器,电平转换器,分接器组成。仿真结果表明......
[期刊论文] 作者:杨俊泉,高献书,李晓阳,刘建平,陈宝明,李义慧,, 来源:中国肿瘤临床 年份:2007
目的:通过与常规CT检查对比分析探讨了氟脱氧葡萄糖γ-相机型PET-CT(hPET-CT)显像对非小细胞肺癌(NSCLC)合并肺不张患者行三维适形放疗(3D-CRT)时病变靶区确定的临床意义。方法:对17......
[期刊论文] 作者:王骏峰,冯军,李义慧,袁晟,熊明珍,王志功,胡庆生, 来源:东南大学学报:英文版 年份:2007
利用截止频率为49GHz的0.18-μmCMOS工艺,设计实现了11.6-GHz锁相环电路.该电路由模拟乘法鉴相器、单极点低通滤波器及采用可变负电阻负载的三级环形振荡器构成.在片晶圆测试表明,......
[期刊论文] 作者:王骏峰,冯军,李义慧,袁晟,熊明珍,王志功,胡庆生,, 来源:Journal of Southeast University 年份:2007
利用截止频率为49GHz的0.18-μm CMOS工艺,设计实现了11.6-GHz锁相环电路.该电路由模拟乘法鉴相器、单极点低通滤波器及采用可变负电阻负载的三级环形振荡器构成.在片晶圆测...
相关搜索: