论文部分内容阅读
在FPGAX-程设计中,经常需要用到大量的数据,由于FPGA片内存储器资源有限,一般利用SOPC开发的方法将数据烧写入Flash中,然后从Flash中读取数据进行处理。然而,读取Flash的时钟频率与处理模块的时钟频率往往不同,对这个问题进行了研究,采用FIFO的方法读取数据,增强了设计的性能和灵活性,并提出使用两个进程使读写同时进行,从而提高了读写的速度,更好的实现了系统的实时性。