高性能CMOS采样保持电路的设计

来源 :微电子学与计算机 | 被引量 : 0次 | 上传用户:nankaizhizhuan
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
设计了一种基于0.5μmCMOS工艺的高线性、高精度、高速的采样/保持电路.采用一种仅由4个PMOS管、一个电容和一个NMOS开关构成的新型双边信号采样开关,有效地提高了双边信号采样电路的线性度并减小了电路的噪声和失调.仿真结果表明:输入摆幅为1V的156kHz的双边信号,在10MS/s的采样速率下,其无杂散动态范围(SFDR)为120dB.
其他文献
当今社会,科学技术空前发展,知识、信息以前所未有的速度与规模膨胀与裂变着,引发了人类物质生活、文化与精神活动方面的改变。阅读活动已完全融入了人们生活的各个领域。课外阅
新课程下的小学数学教学需要创新,其着力点就是要培养学生的创新能力和创新思维。那么,小学数学课堂上如何培养学生的创新能力昵?我认为应从以下几个方面进行。
由于技术的进步和网络的日益复杂,网络路由技术发展迅速.自主研制开发国产高性能路由器在经济上、技术上以及安全上都具有重大的理论和现实意义.以实际的工作为背景,对于高性能路
在信息时代的大背景下,学生获取知识的途径已不再局限于国家基础课程,而是能通过各种途径获取大量的信息,学生的学习起点已经发生了很大的变化。当学生学习起点发生变化,如果不
科学教育与素质教育的融合已成为新世纪我国高等教育的基泰要求,为了顺应时代潮流,高职英语教育也必须渗透素质教育。笔者根据素质教育的要求,围绕高职英语教学的特点,就如何将素