一种流水型40MSPS高速采样保持器

来源 :微电子学 | 被引量 : 0次 | 上传用户:ljl640211
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
通过理论分析和实验仿真,提出了一种流水型高速采样保持器电路(S/H)。采用4个采样率为10MSPS的S/H,构成一个流水型电路结构的S/H,采样率达到40MSPS。文章提出的电路结构,在一定程度上解决了采样速率与精度的矛盾关系,可以在组合S/H精度等同于单个S/H精度的前提下,将组合S/H采样速率提高到单个S/H的数倍。
其他文献
针对国内外射频识别技术的迅猛发展,结合射频识别技术的应用背景,阐述了读写器中最大的耗能器件—功率放大器的研究现状;指出CMOS工艺应用于功率放大器设计的局限性和可行性;最后,探讨了将CMOS功率放大器应用于射频识别技术的主要研究方向。
针对A/D转换器中广泛使用的Flash单元,设计了一组由全差分预放大器、动态比较器和D触发器组成的电路。对电路的抗翻转噪声能力进行了分析和仿真,指出,通过改进全差分预放大器的共
针对TFT-LCD驱动芯片的电荷泵,设计了一个带密勒补偿和一条前馈通路的缓冲电路。理论分析表明,该电路的增益、稳定性等小信号特性与负载电容无关;相位裕度与负载电流无关。Hspic