论文部分内容阅读
采用TM1300的测试访问端口控制器TAP中的Test Data In,Test Data Out,Test Clock和Test Mode Seleet4个信号管脚,通过CPLD和电平匹配,实现了与Pc机增强型并口协议并口的硬件连接,在分析JTAG接口的工作过程和时序的基础上,编写出基于CPLD的JTAG仿真器相应的驱动程序,实现了PC的并行口与TM1300的数据通信.该方法的可靠性、稳定性和经济性在实际系统中得到了充分的验证,对缩短产品的研发和调试周期,具有实际意义,