基于FPGA的非对称同步FIFO设计

来源 :电子设计应用 | 被引量 : 0次 | 上传用户:flangxisi888
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文在分析了非对称同步FIFO的结构特点及其设计难点的基础上,采用VHDL描述语言,并结合FPGA,实现了一种非对称同步FIFO的设计.
其他文献
英特尔(Intel)近期在国际电子元器件大会(IEDM)上展示了采用65nm工艺制造的两款微处理器的裸片,从而显示了英特尔在65nm工艺技术上又获得突破。
对于多核微处理器的开发,服务器等领域的专业技术将起到很大的推动作用。这些技术主要包括:集中型共享存储器、snoop方式的缓存一致性协议,共享输入输出、可实现SMP的分散型操作
Spansion公司前不久在苏州设立了新的IC设计中心,从而扩展了其全球工程系统,该中心将利用苏州地区的专业设计团队,迅速满足亚洲市场对Spansion MirrorBit和基于闪存逻辑解决方案
本文介绍了一种在MCS-51单片机程序中实现多任务机制的简单方法.并给出了源代码和一个应用实例。通过中断进行实时任务切换,具有结构简单清晰、代码量少、不需使用汇编等优点。
1-Wire总线采用简单的信令协议,通过一条公共数据线实现主机/土控制器与一个或多个从机之问的半双工、双向通信(见图1)。从机器件借助这条单总线实现数据传输与供电。在数据传输
赛普拉斯的可编程片上系统(PSoC)混合信号阵列的销售量目前已突破了1亿片,被广泛应用于消费、计算、通信、汽车和工业设备等各种市场。在PSoC中集成有可编程的模拟和数字外设、8
近期,索尼(中国)公司推出两款超大屏幕等离子电视KE—MR50M2和KE—MR61M2,再次成为市场的亮点。两款新品分辨率高达1365×768,均采用了索尼独特的悬浮式设计,且调谐器和显示
虚拟仪器发展到今天,其软件工具越来越丰富,图形化的操作界面也越来越人性化,再加上性能不断提高的模块化硬件,大大简化了系统设计及测试工程师的工作。与此同时,迫于成本、上市时
由于只需要通过已经广泛铺设的UTP线缆,而无需外接电源便可以给用电设备(PD)供电,使得以太网供电(PoE)技术在集成化程度不断提高的系统和终端设备中的应用越来越多,正在平稳地向前发
设计人员在优化同步降压器时一直面对着种种困难,不同的MOSFET和驱动器组合给设计工作带来了千变万化的难题,开关节点上的振荡可能导致传导和辐射电磁干扰(EMI),采用不同封装和具