论文部分内容阅读
提出了一种适用于主板电压调整模块(VRM)数字控制芯片的新结构ADC——延迟环ADC的设计和实现方法.运用延时环(或称环路压控振荡器)的电压.频率转换原理实现对电压信号的模数转换,提高了线性度,减小了工艺偏差;设计差分脉冲计数式鉴频器,降低了延迟环ADC功耗.在标准0.35μm CMOS工艺环境下流片实现,测试结果表明延迟环ADC的微分线性误差和积分线性误差分别为0.92LSB和1.2LSB,最大增益误差为±3.85%,当VRM工作于稳定状态,延迟环ADC在采样频率为500kHz下工作的平均功耗