RSA快速硬件实现研究

来源 :计算机研究与发展 | 被引量 : 0次 | 上传用户:caojiangtao007
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
RSA加脱密可归结为对memodN的运算,这种大数模幂乘运算可以用字长为w(2w<N)的乘法器以迭代的方式来实现,对于给定字长的乘法器,提高其吞吐速度的有效措施之一是采用流水线技术.用传统的平行四边形乘法器实现大数模幂乘,存在两次迭代之间的数据相关问题.降低数据相关所引起的时耗代价,对于提高时钟频率,从而提高乘法器的速度至关重要.根据矩形乘法器原理设计的RSA专用部件较好地解决了这一问题,HDL模型的仿真验证了所做设计的正确性.
其他文献