论文部分内容阅读
针对环网结构中数据传输速率低以及可靠性差的问题,提出了一种高速高可靠性分布式采集与传输的设计。设计中以FPGA作为逻辑控制芯片,双通道LVDS作为物理层通信接口,正反码作为差错控制编码方式。在对分布式采集拓扑结构的选型、物理层接口和数据链路层进行讨论的基础上,重点介绍了环网总线结构下分布式数据传输的原理和方法。最后给出了设计的实验结果,验证了本设计的可靠性。该设计具有速度高、可靠性高的特性,并已成功用于某项目中。