LDLT分解协处理器的并行结构研究

来源 :计算机工程 | 被引量 : 0次 | 上传用户:afdwer213
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为提高LDLT分解协处理器的性能,基于FPGA平台,研究其并行结构。分析循环片间的数据依赖关系,提出LDLT分解细粒度并行算法,并在可扩展一维阵列处理器中加以实现,利用主机、算法加速器组成单精度浮点LDLT分解协处理器的并行结构。实验结果表明,与运行在2.50 GHz Pentium微处理器上的C代码相比,该协处理器可获得32.03倍~43.25倍的性能提升。
其他文献
研究老年人健康问题及健康服务,实现健康老龄化,采取科学合理的针对老年人口的社会政策行动,是摆在我们面前的一个重大现实课题,因为这不仅关系到老年人口这一特殊年龄群体的生存
为实现对数字彩色图像信息的有效保护,提出一种基于Lorenz混沌序列的彩色图像加密及抗剪切攻击解密算法。对Lorenz系统输出的三维混沌序列进行改进,使其具有理想的伪随机特性。
提出一种融合Adhoc网络、GPRS/GSM和PSTN的远程分布式环境状况实时监测系统设计方案。由IEEE802.15.4标准组建的Adhoc无线传感器网络负责监测环境温湿度、光照度、煤气及CO浓度