一种高速直接数字频率合成器及其FPGA实现

来源 :微电子学 | 被引量 : 0次 | 上传用户:xieyuchun
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
介绍了一种用于QAM调制和解调的直接数字频率合成器,该电路同时输出10位正弦和余弦两种波形,系统时钟频率为50 MHz,信号的谐波小于-72 dB.输出信号的范围为DC到25MHz,信号频率步长为0.0116 Hz,相应的转换速度为20 ns,建立时间延迟为4个时钟.直接数字合成器(DDFS)采用一种有效查找表的方式生成正弦函数,为了降低ROM的大小,采用了1/8正弦波形函数压缩算法.直接数字频率合成器的数字部分由Xilinx FPGA实现,最后通过数模转换器输出.
其他文献
采用直写ASIC技术能缩短产品的研制周期,降低研制成本,无风险地进行了批量生产,加快ASIC投放市场的速度。分析了直写ASIC技术的特点,介绍了激光直写机的原理,展望了此项技术的应用前景。
针对传统的决策树生成算法之不足,提出了两种改进算法。用实例说明改进处法具有更好的优化效果,且证明了传统算法是改进算法Ⅱ的特例。基于决策表和决策树,构造了电路板故障诊断
根据多晶硅薄膜氢化的微观机理,提出改进氢化效果的工艺方法。在不增加设备投资的情况下,采用该方法能够明显提高多晶硅薄膜的氢化效果,从而提高薄膜晶体管的性能,ION/IOFF从10^3量级增加到10^5量
文中详细分析了一种分辨率为SXGA的液晶显示器驱动电路的设计概要,介绍了其所使用的驱动方法--三级电压驱动方法、数据驱动器和扫描驱顺的结构及其功能,对在驱顺的灰度级产生方法进行
提出了一种实现高输入阻抗电模式滤波器的新电路。该电路使用一个CCⅡ(第二代电流传输器)和最少量的RC元件实现一阶低通、一阶高通及二阶带通滤波器。一阶滤波器仅含3个接地RC元件,二阶
讨论了一种在FPGA中可实现的FIR滤波器结构。该结构采用基于流水线型的乘加器和进位保留的加法阵列。为减少硬件消耗,乘法器使用的部分积由修改的Booth算法产生。FIR滤波器用VHDL进行描述,并到FPGA中,从
介绍了一种高精度电荷平衡式电压频率转换器的电路设计与工艺制作,并给出研究结果。设计的电路输入电压范围为0~10MHz,在满刻度为1MHz下,其非线性度小于0.5%。该电路可广泛应用于航空、航天、