基于DVB-S2的高速多码率LDPC编码器的FPGA设计与实现

来源 :北京理工大学学报 | 被引量 : 0次 | 上传用户:chufs
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
针对DVB-S2标准中的低密度奇偶校验(LDPC)码,提出了一种LDPC编码器设计结构.该结构巧妙地利用了输入数据的随机特性,显著降低了计算电路的功耗.在此基础上,提出了两路并行的编码器设计方法,将编码器可处理的信息速率提高到原来的2倍.在现场可编程门阵列(FPGA)XC4 VLX25-10 SF363上实现了两路并行的多码率LDPC编码器.经实验测试表明,编码器工作稳定,处理速率高达328 Mbit/s,可满足同步数字传输体系(SDH)高速传输的应用需求,同时,该编码器具有通用性,经过重新配置可实现具有类似校验矩阵的LDPC编码.
其他文献
利用迭代法与不动点算法相结合给出了三维摩擦接触问题的一种混合迭代算法,克服了三维问题在接触面上因有无穷多个可能的滑动状态而无法确定带来的困难.该法未引入任何人工变
行政服务中心及其类似机构是近些年来各级地方政府在行政观念转变、行政体制改革过程中逐步探索出来的一种新型的行政行为方式,它可以对涉及某个审批事项的相关政府行政部门
IT管理和控制,也即IT治理早已超越了IT技术应用的狭小范畴,而包含了企业面对IT应用挑战而提出的全新思路和积极策略的内在意义。随着电子商务的普及,IT技术的应用需求日益复杂和