论文部分内容阅读
由于DSP、GPU和FPGA具有性能和功效优势,一般用作CPU的加速器。考虑到计算体系结构的多样性,设计人员需要一种统一的方法来对比性能和功效。通用的方法是测量每秒浮点运算次数(FLOP),按照IEEE 754标准,FLOP被定义为单精度(32位)或者双精度(64位)加法或者乘法。所有常用函数和运算功能如快速傅里叶变换(FFT)和矩阵运算等都需要加法器和乘法器,所有这些体系结构中加法器和乘法器之比一般都是1:1。