基于FPGA的卷积编译码器的设计与实现

来源 :电子设计工程 | 被引量 : 0次 | 上传用户:btly540205390
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为了解决传统的维特比译码器结构复杂、译码速度慢、消耗资源大的问题,提出一种新型的适用于FPGA特点,路径存储与译码输出并行工作,同步存储路径矢量和状态矢量的译码器设计方案。该设计方案通过在ISE9.2i中仿真验证。译码结果正确,得到编码前的原始码元,速度显著提高,译码器复杂程度明显降低。并在实际的软件无线电通信系统中信道编解码部分得到应用.性能优良。
其他文献
2002年国家颁布《民办教育促进法》后,民办高校在高等教育体系中占有越来越重要的地位。同年年教育部颁布了《全国普通高等学校体育课程教学指导纲要》,公立高校在此情况下进
介绍了P2P网络的技术发展,详细分析了4种典型的P2P网络结构,论述了P2P网络发展的关键技术,对P2P网络的特性以及存在的问题进行了探讨,为P2P网络更深层次的应用奠定基础。
为提高配电自动化远方终端(DA—RTU)的综合性微机化水平,在分析配电线路自动化各项要求的基础上。提出现场自动化单元的概念。详细分析运用该种思路设计的配电自动化远方终端应
为进行高精度信号源的设计,同时降低设计成本,以CycloneII系列低端FPGA为核心,利用直接频率合成技术,对正弦信号等数据进行1/4周期压缩存储到ROM中,在外部时钟频率为50MHz,实现了正