基于FPGA的串行结构递归神经网络LS—SVM实现

来源 :中国科技信息 | 被引量 : 0次 | 上传用户:juanzi0666
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
使用FPGA实现递归神经网络的LS—SVM串行计算结构,能有效降低并行计算结构对嵌入式系统硬件资源的消耗。该结构具有串行计算、并行传输的特点。采用verilogHDL来实现该结构,可以在编译阶段设置处理数据的字长,具有较强的灵活性。利用AItera Cyclone III系列FPGA完成LS—SVM训练的仿真实验。结果表明,该硬件实现方法很好地完成LS—SVM的分类训练,与现有的LS—SVM matlab软件包相比,达到下,具有更快的训练速度。
其他文献
为7解8字形方形回线的空间磁场分布,本文根据载流直导线的空间磁场分布,将方形回线分段计算然后叠加,导出单个方形回线空间磁场分布的表达式;利用坐标平移的方法,计算出8字形方形
热电偶是我国温度测量中常用传感器,DTZ群炉热电偶自动检定系统是确保热电偶符合我所试验需要的重要设备。本文依据JJG351—1996《工作用廉金属热电偶》对l级K型热电偶进行检